
AD7654
引脚功能说明(续)
PIN号
24
助记符
D[11]
或RDERROR
TYPE
DO
描述
当SER / PAR为低,此输出用作并行端口数据11
输出总线。
当SER / PAR为高和EXT / INT为高电平,该输出,串行的一部分
端口被用作一个不完整的读误差标志。在从模式下,当数据读操作
开始,并且未完成时,下面的转换完成时,当前的数据
丢失并且RDERROR变为高电平。
25–28
29
D[12:15]
忙
DO
DO
位12位并行端口数据输出总线的15 。当SER / PAR为高,
这些输出为高阻态。
忙碌的输出。高转换时转换开始并保持高
直到两个转换完成的数据被锁存到芯片上的移
注册。的BUSY下降沿可以用作一个数据就绪时钟信号。
结束转换输出的。变为低电平,在每个信道的转换。
读取数据。当
CS
和
RD
都低,并行接口或串行输出
总线处于开启状态。
片选。当
CS
和
RD
都低,并行接口或串行输出
总线处于开启状态。
CS
也可用于栅极的外部串行时钟。
复位输入。当设置为逻辑高电平,复位AD7654 。电流转换(如果有)
被中止。如果不使用,该引脚可以连接到DGND 。
关断输入。当设置为逻辑高电平时,功率消耗减少,而且
转换是抑制当前完成后。
开始转换。在下降沿
CNVST
把内部采样和保持入
保持状态,并启动转换。在脉冲模式(脉冲高电平) ,如果
CNVST
保持低电平采集阶段时(T
8
)是完整的,内部样品的分析
和保持被放入保持状态和一个转换立即启动。
这个输入引脚用于提供一个参考的转换器。
参考输入模拟地
模拟输入
模拟输入地感。允许独立的感测每个通道地面。
这些输入是用于通道A和通道B,分别引用。
30
31
32
33
34
35
EOC
RD
CS
RESET
PD
CNVST
DO
DI
DI
DI
DI
DI
37
38
39, 41
40, 45
42, 43
44, 46
REF
REFGND
INB1 , INB2
INBN , INAN
REFB , REFA
INA2 , INA1
AI
AI
AI
AI
AI
笔记
AI =模拟输入
DI =数字输入
DI / O =双向数字
DO =数字输出
P =电源
–8–
第0版