
AD5429/AD5439/AD5449
时序特性
V
DD
= 2.5 V至5.5 V ,V
REF
= 5 V,I
OUT
2 = 0 V.所有规格牛逼
民
给T
最大
中,除非另有说明。
参见图2和图3。温度范围Y的版本为-40 ° C至+ 125°C 。通过设计和特性,不受保障
生产测试。所有输入信号均指定tR = tF = ns的(10% 90 %的V指定
DD
)和定时从一个电压电平(V
IL
+ V
IH
)/2.
表2中。
参数
f
SCLK
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
10
t
11
t
122
在T限制
民
, T
最大
50
20
8
8
13
5
4
5
30
0
12
10
25
60
单位
兆赫最大
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
ns(最小值)
条件/评论
1
最大时钟频率
SCLK周期时间
SCLK高电平时间
SCLK低电平时间
SYNC下降沿到SCLK下降沿建立时间
数据建立时间
数据保持时间
SYNC上升沿到SCLK下降沿
最小SYNC高电平时间
SCLK的下降沿到LDAC下降沿
LDAC脉冲宽度
SCLK下降沿到LDAC上升沿
SCLK有效沿到SDO有效的,强大的驱动SDO
SCLK有效沿到SDO有效,弱SDO驱动程序
1
2
下降沿或上升沿由串行字的控制位来确定。通过控制寄存器选择强弱SDO驱动程序。
菊花链和回读模式不能在最大时钟频率运行。 SDO的时序规范与一个负载电路测定,如图4所示。
第0版|第32 5