
TC14433/A
2.0
引脚说明
的引脚说明如表2.0 。
表2-1:
PIN号
( 24引脚PDIP )
( 24引脚CERDIP )
( 24引脚SOIC )
1
2
引脚功能表
PIN号
符号
( 28引脚PLCC )
2
3
V
AG
V
REF
描述
这是模拟地。它具有高的输入阻抗。该引脚决定
对于未知的输入参考电压电平(V
X
)和参考电压(V
REF
).
参考电压 - 满刻度输出等于施加的电压V
REF
.
因此, 1.999V的满量程电压2V ,需要参考和199.9mV满量程
需要一个200mV的参考。 V
REF
作为系统复位也。当切换
到V
EE
时,系统被复位到转换周期的开始。
未知的输入电压(V
X
)被测量为参考电压的比
(V
REF
)在rationetric A / D转换。
该引脚用于在双使用的集成功能的外部组件
积分转换。典型值是0.1μF (聚酯薄膜)电容对C
1
.
R
1
= 470KΩ (电阻),满量程为2V 。
R
1
= 27kΩ (电阻)为200mV的满量程。 66kHz的时钟频率给250msec
转换时间。
这些引脚用于连接所述偏移校正电容器。
建议值为0.1μF 。
这些引脚用于连接所述偏移校正电容器。
建议值为0.1μF 。
显示更新输入引脚。当杜连接到EOC输出,每
显示转换。新的数据将被选通到在输出锁存器
如果一个上升沿上被接收,DU ,前斜降周期转换周期。
当该引脚被从外部源驱动时,电压应参考
到V
SS
.
时钟输入引脚。该TC14433有它自己的振荡器系统时钟。连接
CLK之间的单个电阻
1
和CLK
0
设置时钟频率。
晶体或OC电路来代替,以提高CLK电阻器的插入
1
中,
时钟输入,可以从一个外部的时钟源,只需要具有被驱动
标准CMOS输出驱动器。该引脚参考V
EE
外部时钟输入。
一个300kΩ精电阻产生约66kHz的时钟频率。请参见第5.0节的典型
的特点。 (也可参见图4-3备用电路。 )
负电源电流。连接销为最负电源。请注意
当前的输出驱动电路是通过V返回
SS
。典型电源
当前是0.8毫安。
负电源的输出电路。该引脚设置为低电压电平
输出引脚( BCD ,数字选择, EOC , OR) 。当连接到模拟地上,
输出电压从模拟地面到V
DD
。如果连接到V
EE
,输出摆幅
从V
EE
到V
DD
。推荐工作范围V
SS
是间
V
DD
-3伏和V
EE
.
转换输出端产生一个脉冲,在每个转换周期的结束。
此产生的脉冲宽度等于一个半系统时钟的周期。
超范围引脚。通常情况下该引脚置高。当V
X
超过V
REF
的OR是低的。
数字选择引脚。数字选择输出高电平时,相应的数字是
选择。在MSD ( 1/2位的EOC脉冲后,立即打开) 。
剩下的数字按顺序打开,从MSD到LSD 。
为确保BCD数据已经尘埃落定,跨数字消隐两个时钟时间
周期是包括在内。
时钟频率80分等于复用率。例如,一个系统时钟
60kHz的给0.8kHz的复用率。
参见图4-4数字中选择时序图。
3
4
5
6
7
8
9
4
5
6
7
9
10
11
V
X
R
1
R
1
/C
1
C
1
CO
1
CO
2
DU
10
11
12
13
CLK
1
CLK
0
12
14
V
EE
13
16
V
SS
14
15
16
17
18
19
20
17
18
19
20
21
23
24
EOC
OR
DS
4
DS
3
DS
2
DS
1
Q
0
2002年Microchip的科技公司
DS21394B第5页