位置:首页 > IC型号导航 > 首字符E型号页 > 首字符E的型号第307页 > EVAL-CONTROLBRD24 > EVAL-CONTROLBRD24 PDF资料 > EVAL-CONTROLBRD24 PDF资料1第15页

AD7475/AD7495
AD7475/AD7495*
SCLK
SDATA
CS
V
DRIVE
ADSP-21xx*
SCLK
DR
RFS
TFS
实现对AD7475 / AD7495的低功耗模式
然后字长可以通过设置位改为8位
WL1 = 0和WL 0 = 0中的CRA 。但是应当注意的是,对于
信号处理应用,是非常重要的框架
从DSP56xxx同步信号提供等距
取样。在V
DRIVE
在AD7475的引脚/ AD7495取
相同的电源电压的DSP56xxx的。这允许
ADC来在电压操作比串行接口更高,即
DSP56xxx ,如果需要的话。
AD7475/AD7495*
SCLK
SDATA
CS
V
DRIVE
DSP56xxx*
SCLK
SRD
SC2
*
为清楚起见省略额外的引脚
V
DD
图23.接口的ADSP- 21XX
定时寄存器等,都含有一个值,该值将提供
一个中断所需的采样间隔。当一个中断
被接收,一个值与TFS / DT ( ADC控制传输
字)。所述TFS用于控制RFS的,因此
读取数据。串行时钟的频率是在设定
SCLKDIV寄存器。当指令传输与TFS
给定, (即, AX0 = TX0 ) ,所述SCLK的状态进行检查。该
DSP将等到SCLK已经高,低和高
前变速器将启动。如果定时器和SCLK的值是
选择,使得指令传输发生在或靠近
SCLK的上升沿,数据可以被传输,或者它可
等待直到下一个时钟边沿。
例如, ADSP- 2111具有一个主时钟频率
16兆赫。如果SCLKDIV寄存器中装入的值3 ,一个
的2兆赫,SCLK的获得,并且8主时钟周期将
经过对每1个SCLK周期。如果定时器寄存器加载
用值803 , 100.5个SCLK将中断之间发生
随后的发射指令。这种情况
将导致nonequidistant采样作为发送指令
化发生在SCLK的边缘。如果SCLK周期的数目
中断之间是N的所有整数的数字,等距
采样将通过DSP来实现。
AD7475 / AD7495以DSP56xxx
*
为清楚起见省略额外的引脚
V
DD
图24的接口的DSP56xxx
AD7475 / AD7495 TO MC68HC16
在MC68HC16的串行外围接口( SPI)是
CON连接gured为主机模式( MSTR = 1 ) ,时钟极性位
( CPOL ) = 1和时钟相位( CPHA ) = 0。 SPI
是通过写SPI控制寄存器( SPCR )配置,请参阅
68HC16的用户手册。串行传输将作为一个
当在SPCR寄存器中的SIZE位是16位操作
设置为SIZE = 1。要实现掉电模式与
8位传输设置SIZE = 0的连接图如图
图25. V
DRIVE
在AD7475 / AD7495的引脚采用相同的
电源电压的MC68HC16的。这允许在ADC
在更高的电压下操作比串行接口,即
MC68HC16 ,如果需要的话。
AD7475/AD7495*
SCLK
SDATA
CS
V
DRIVE
MC68HC16*
SCLK/PCM2
MISO/PMC0
SS/PMC3
在图24的连接图显示了AD7475 /
AD7495可以连接到SSI (同步串行接口
面对DSP56xxx家庭摩托罗拉的DSP的) 。投机情绪指数
在同步模式下操作(在CRB = 1的SYN位)配
为的Tx内部产生1位时钟周期的帧同步
和Rx (位FSL1 = 1和FSL0 = 0在CRB) 。设置字
通过WL1 = 1和WL 0 = 0在CRA设置位长度为16。对
*
为清楚起见省略额外的引脚
V
DD
图25的接口的MC68HC16
REV 。一
–15–