
CS5101A CS5102A
CH1 / 2 - 左/右输入通道选择, PIN码13 。
在一个转换周期结束时的状态确定哪个模拟输入通道将被收购
为下一个转换周期。当在自由运行模式中,CH1 / 2是一个输出端,并且将指示
该通道在当前采集阶段进行采样。
睡眠 - 睡眠, PIN码28 。
当拉低使CS5101A或CS5102A进入掉电状态。所有
校准系数被保留在内存中,因此无需重新校准,需要返回后
正常操作模式。如果使用内部晶体振荡器,时间必须在被允许
SLEEP返回高的晶体振荡器稳定。睡眠要拉高正常
操作。
CODE - 2的补码/二进制编码选择, PIN码16 。
确定输出数据是否会出现在2的补码或二进制格式。如果高, 2的
补充;如果低,二元。
BP / UP - 双极性/单极性输入范围选择, PIN码17 。
当为低电平时, CS5101A或CS5102A接受单极性输入范围从AGND至VREF 。
当高, CS5101A或CS5102A接受双极性输入,从-VREF至+ VREF 。
SCKMOD - 串行时钟模式选择, PIN码27 。
当高, SCLK引脚为输入;时低,这是一个输出。配合使用
OUTMOD选择的表2中描述的4个输出模式中的一种。
OUTMOD - 输出模式选择, PIN码18 。
SCKMOD和OUTMOD的状态确定四种输出模式被利用。该
四种模式在表2中描述。
SCLK - 串行时钟, 14脚。
串行数据改变该输入的下降沿地位,并且是有效的上升沿。当
SCKMOD高SCLK作为输入。当SCKMOD是低CS5101A或CS5102A
生成其自己的串行时钟的四分之一主时钟频率和SCLK是输出。
RST - 复位, PIN码2 。
当低电平时,所有内部的数字逻辑复位。回国后高,一个完整的校准
顺序启动这需要11528160 CLKIN周期( CS5101A )或2882040 CLKIN
周期( CS5102A )来完成。在校准期间, HOLD输入将被忽略。该
CS5101A或CS5102A必须在加电时用于然而校准,进行复位;校准
在休眠模式下保持和恢复正常运作时,不需要重复。
模拟输入
AIN1 , AIN2 - 通道1和2个模拟输入,销19和24 。
模拟输入连接于所述左和右输入通道。
VREF - 电压参考引脚20 。
模拟参考电压设定模拟输入范围。在单极模式VREF套
满量程;在双极性模式下其大小设置正反两方面的全面。
DS45F2
33