
C8051F310/1/2/3/4/5/6/7
4.
引脚和封装定义
表4.1 。引脚定义为C8051F31x
名字
V
DD
GND
RST /
5
C2CK
P3.0/
6
C2D
P0.0/
2
VREF
P0.1
P0.2/
32
XTAL1
P0.3/
31
XTAL2
P0.4
P0.5
P0.6/
28
CNVSTR
P0.7
P1.0
P1.1
P1.2
P1.3
P1.4
27
26
25
24
23
22
23
22
21
20
19
18
19
18
17
16
15
14
D I / O
24
20
ADC0外部转换启动输入。 (' F310 / 1/2/ 3只)
端口0.7 。看
第13节
的完整描述。
D I / O或
端口1.0 。看
第13节
的完整描述。
A IN
D I / O或
端口1.1 。看
第13节
的完整描述。
A IN
D I / O或
端口1.2 。看
第13节
的完整描述。
A IN
D I / O或
端口1.3 。看
第13节
的完整描述。
A IN
D I / O或
端口1.4 。看
第13节
的完整描述。
A IN
30
29
26
25
22
21
27
23
28
24
A IN
D I / O
1
1
1
2
2
A IN
D I / O
D I / O
外部VREF输入。 (' F310 / 1/2/ 3只)
端口0.1 。看
第13节
的完整描述。
端口0.2 。看
第13节
的完整描述。
外部时钟输入。该引脚是外部振荡器
返回晶体或谐振器。
端口0.3 。看
第13节
的完整描述。
6
6
D I / O
D I / O
双向数据信号C2调试接口。
端口0.0 。看
第13节
的完整描述。
5
5
D I / O
D I / O
PIN号码
‘F310/2/4 ‘F311/3/5 ‘F316/7
4
3
4
3
4
3
D I / O
TYPE
描述
电源电压。
地面上。
器件复位。开漏输出内部上电复位。一
外部源可以通过启动一个系统复位
该引脚为低电平至少10微秒。
时钟信号的C2调试接口。
端口3.0 。看
第13节
的完整描述。
外部时钟输出。对于外部晶体或谐振
A掉或nator ,该引脚是激励驱动。该引脚为
在外部时钟输入为CMOS ,电容或RC振荡
荡器配置。
D I / O
D I / O
端口0.4 。看
第13节
的完整描述。
端口0.5 。看
第13节
的完整描述。
端口0.6 。看
第13节
的完整描述。
修订版1.6
37