
CY7C4255V/CY7C4265V
CY7C4275V/CY7C4285V
开关波形
(续)
复位时序
[16]
t
RS
RS
t
RSR
任,文,
LD
t
RSF
EF , PAE
t
RSF
FF , PAF ,
HF
t
RSF
Q
0 –
Q
17
OE=0
4275V–10
OE=1
[17]
第一个数据字复位延迟具有同时读取和写入后
WCLK
t
DS
D
0
–D
17
t
ENS
文
t
SKEW2
RCLK
t
REF
EF
t
FRL
[18]
D
0
( FIRSTVALID WRITE )
D
1
D
2
D
3
D
4
任
t
A
Q
0
–Q
17
t
OLZ
t
OE
OE
4275V–11
t
A
D
0
[19]
D
1
注意事项:
16.时钟( RCLK , WCLK ),可以自由运行复位期间。
17.复位后,输出就为低,如果OE = 0,三态,如果OE = 1 。
18.在t
SKEW2
& GT ;最低规格,T
FRL
(最大值) = T
CLK
+ t
SKEW2
。当t
SKEW2
& LT ;最低规格,T
FRL
(最大值) = 2或者* T
CLK
+ t
SKEW2
或T
CLK
+ t
SKEW2
。该延迟时间仅适用于空边界( EF = LOW) 。
19.第一个字是始终可用EF后周期变为高电平。
文件编号: 38-06012修订版**
第8页20