
飞利浦半导体
ISP1581
USB 2.0 HS接口设备
表13 :中断使能寄存器:位描述
位
31至26
25 12
11
10
9
8
7
6
5
4
3
2
1
0
符号
-
IEP7TX到
IEP1RX
IEP0TX
IEP0RX
-
IEP0SETUP
-
IEDMA
IEHS_STA
IERESM
IESUSP
IEPSOF
IESOF
IEBRST
描述
保留;必须写入逻辑0
逻辑1时,允许从指定的端点中断。
逻辑1时,允许从控制端点0中断。
逻辑1时,允许从控制OUT端点0中断。
版权所有
为逻辑1允许中断接收的设置数据
端点0 。
版权所有
为逻辑1允许中断后, DMA状态变化检测。
为逻辑1时允许中断在检测到高速的
状态的变化。
为逻辑1时允许中断在检测到“恢复”状态。
为逻辑1时允许中断在检测到“挂起”状态。
为逻辑1时允许中断在检测到伪SOF的。
为逻辑1时允许中断在检测到SOF的。
为逻辑1时允许中断在检测到总线复位。
9.2.5
DMA CON组fi guration寄存器(地址: 38H )
SEE
第9.4.3节。
9.2.6
DMA硬件寄存器(地址: 3CH )
SEE
第9.4.4节。
9397 750 07648
飞利浦电子公司2000年版权所有。
客观的特定网络阳离子
牧师02 - 2000年10月23日
17 73