添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1363页 > ATMEGA32-16AC > ATMEGA32-16AC PDF资料 > ATMEGA32-16AC PDF资料3第48页
港口作为通用数字
I / O
该端口是双向I / O端口,可选的内部上拉电阻。图23显示了一个
一个I / O端口引脚的功能描述,在这里统称为PXN 。
图23 。
通用数字I / O
(1)
PUD
Q
D
DDxn
Q
CLR
RESET
WDX
RDX
PXN
Q
D
PORTxn如何
Q
CLR
WPX
RESET
睡觉
RRX
同步
D
Q
D
Q
RPX
PINxn
L
Q
Q
CLK
I / O
PUD :
睡眠:
CLK
I / O
:
拉禁用
休眠控制
I / O时钟
WDX :
RDX :
WPX :
RRX :
的RPx :
写DDRX
读DDRX
写的PORTx
读PORTx寄存器
READ读PORTx PIN
注意:
1. WPX , WDX , RRX ,RPx和RDX是通用的同一个端口的所有引脚。 CLK
I / O
,
SLEEP和PUD则对所有的端口。
配置引脚
每个端口引脚都具有三个寄存器位:DDxn ,PORTxn和PINxn 。如图
“注册说明了I / O端口”第62页,在DDxn位是在进入DDRX
I / O地址时, PORTxn如何位在读PORTx I / O地址,并于PINxn位在品克斯
I / O地址。
在DDxn用来选择引脚的方向。如果DDxn写
逻辑一, PXN被配置为输出引脚。如果DDxn是写逻辑0 , PXN被配置
为输入引脚。
若PORTxn为1时,引脚配置为输入引脚,上拉
电阻器被激活。要切换的上拉电阻断开, PORTxn如何已被写入逻辑
零或引脚必须配置为输出引脚。各引脚为三态时,
复位过程中,即使没有时钟在运行。
若PORTxn为1时,该引脚被配置为输出引脚,该引脚为
驱动为高电平( 1 ) 。若PORTxn为零点时,引脚配置为输出
放针,端口引脚被拉低(零) 。
当三态之间切换电阻({DDxn , PORTxn如何} = 0b00的)和高输出电阻({DDxn ,
PORTxn如何} = 0b11 ) ,一个中间状态,要么拉使电阻({DDxn , PORTxn如何} =
0B01 )或输出低电平电阻({DDxn , PORTxn如何} = 0b10 )必须发生。通常,上拉
48
ATmega32(L)
2503F–AVR–12/03
数据总线

深圳市碧威特网络技术有限公司