位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1447页 > ATMEGA168-20MI > ATMEGA168-20MI PDF资料 > ATMEGA168-20MI PDF资料5第7页

ATmega48/88/168
AVR CPU内核
介绍
本节讨论AVR内核的结构一般。的主要功能
CPU核心是保证程序的正确执行。因此, CPU必须能够
存取存储器,执行运算,控制外设以及处理中断。
网络连接gure 3 。
AVR结构的框图。
结构概述
数据总线8位
FL灰
节目
内存
节目
计数器
状态
与控制
指令
注册
32 x 8
一般
用途
Registrers
打断
单位
SPI
单位
看门狗
定时器
间接寻址
指令
解码器
直接寻址
ALU
控制线
类似物
比较
I / O模块1
数据
SRAM
I / O模块2
I / O模块n
EEPROM
I / O线
为了获得最高的性能以及并行性, AVR采用了Harvard结构
- 具有独立的总线和用于程序和数据。在该程序指令
记忆是通过一级流水线运行。当一条指令CPU在执行
cuted ,下一条指令从程序存储器预取。这个概念
能够在每个时钟周期中执行的指令。程序存储器是可以在
编程的Flash存储器中。
快速访问寄存器文件包括工作寄存器, 32个8位通用
一个时钟周期的访问时间。这允许单周期算术逻辑单元(ALU)
操作。在典型的ALU操作中,两个操作数从寄存器文件输出,
7
2545D–AVR–07/04