
上拉和总线保持
该上拉电阻了AD7 :0口可以如相应的端口稳压激活
存器写入1 。以减少睡眠模式下的功耗,则建议
通过写端口寄存器为零进入休眠之前禁用上拉。
该XMEM接口还提供了总线保持在AD7 : 0的行。巴士门将
可以被禁用,并在“特殊功能IO寄存器描述在软件中启用 -
SFIOR “启用第30页上,公交门将将继续在以前的值
AD7 : 0的总线,而这些线是三态的XMEM接口。
定时
外部存储装置具有多种时序要求。为了满足这些要求
ments ,对ATmega162的XMEM接口提供了四个不同的等待状态,如图
表3考虑外部存储器的时序要求是很重要的
设备选择等待状态之前。最重要的参数是所述接入
时用于外部存储器结合的所述信号建立要求
ATmega162的。对外部存储器的存取时间被定义为从时间
接收到片选/地址信号直到这个地址的数据实际上被驱动的
总线。访问时间不能大于ALE脉冲时为低电平,直到
数据必须在读出时序稳定(T
LLRL
+ t
RLRH
- t
DVRH
表115表
122 271页) 。不同的等待状态设置软件。作为一个额外的为特色的
TURE ,可以划分外部存储器空间中的两个扇区与个别
等待状态设置。这使得有可能与连接两个不同的存储器设备
不同的定时要求,以相同的XMEM接口。对于XMEM接口时序
详情请参考图118至图121 ,表115 表122 。
需要注意的是XMEM接口是异步的,即在图中的波形
下面是与内部系统时钟。内部和克斯特之间的偏差
内部时钟( XTAL1)不保证(它的设备,温度和供给之间变化
电压)。因此, XMEM接口不适合于同步操作。
图13 。
外部数据存储器周期无等待状态
( SRWn1 = 0和SRWn0 = 0)的
(1)
T1
T2
T3
T4
系统时钟(CLK
中央处理器
)
ALE
A15:8
上一个。地址。
地址
DA7 : 0
上一个。数据
地址
XX
数据
WR
DA7 :0( XMBK = 0)的
地址
数据
DA7 :0( XMBK = 1)
上一个。数据
地址
数据
RD
注意:
1. SRWn1 = SRW11 (上界)或SRW01 (下级部门) , SRWn0 = SRW10 (上
部门)或SRW00 (下级部门) 。
在ALE脉冲T4只出现在下一个指令访问RAM
(内部或外部) 。
26
ATmega162/V
2513F–AVR–12/03
读
写