位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1270页 > AT90S1200-12YI > AT90S1200-12YI PDF资料 > AT90S1200-12YI PDF资料1第5页

AT90S1200
建筑学
概观
快速访问寄存器文件的概念包含了32个8位通用工作寄存器
TER值与单个时钟周期的访问时间。这意味着在一个单独的时钟周期,
被执行的一个ALU (算术逻辑单元)的操作。两个操作数是从输出
寄存器文件,则执行该操作,并且将结果存回寄存器
文件 - 在一个时钟周期。
图4中。
该AT90S1200 AVR RISC结构
ALU支持寄存器之间,或一个反面之间的算术和逻辑功能
常数和寄存器。单寄存器操作也执行了ALU 。图4
显示AT90S1200 AVR RISC微控制器架构。 AVR采用了Har-
vard建筑理念 - 具有独立的总线和用于程序和数据
回忆。程序存储器被访问用2级流水线。当一个指令
化正在执行,下一条指令从程序存储器预取。
这个概念实现了每个时钟周期执行的指令。该计划
内存是系统内可编程闪存。
与相对跳转和相对调用指令,整个512的地址空间是
直接访问。所有的AVR指令都有一个16位字格式,这意味着
每个程序存储器地址包含一个16位指令。
5
0838H–AVR–03/02