
AT8xC5122/23
浮法波形
FL燕麦
V
OH
- 0.1 V
V
OL
+ 0.1 V
V
负载
V
负载
+ 0.1 V
V
负载
- 0.1 V
用于定时为端口引脚不再浮动时100 mV的从负载变化
电压发生并开始浮起时从负载伏的100mV的变化
OH
/V
OL
水平
发生。我
OL
/I
OH
≥ ±
20毫安。
时钟波形
有效在正常时钟模式。在X2模式XTAL2必须改为XTAL2 / 2 。
STATE4
P1
P2
STATE5
P1
P2
STATE6
P1
P2
STATE1
P1
P2
STATE2
P1
P2
STATE3
P1
P2
STATE4
P1
P2
STATE5
P1
P2
国内
时钟
XTAL2
ALE
外部程序存储器取
PSEN
P0
数据
采样
FL燕麦
PCL OUT
数据
采样
FL燕麦
这些信号不的过程中活化
执行MOVX指令
PCL OUT
数据
采样
FL燕麦
PCL OUT
P2( EXT)
读周期
RD
即表示地址跃迁
PCL OUT (如果程序
MEMORY是外部的)
P0
P2
写周期
DPL或RT OUT
数据
采样
FL燕麦
即表示DPH或P2 SFR将PCH过渡
WR
P0
P2
港口经营
MOV PORT SRC
MOV DEST P0
旧数据新数据
P0引脚SAMPLED
P1,P2, P3的引脚SAMPLED
DPL或RT OUT
数据输出
PCL OUT (即使程序
内存为内部)
PCL OUT (如果程序
MEMORY是外部的
即表示DPH或P2 SFR将PCH过渡
P0引脚SAMPLED
P1,P2, P3的引脚SAMPLED
MOV目的端口( P1 , P2 , P3 )
(含INTO , INT1 。到T1 )
串口移位时钟
TXD ( MODE 0 )
RXD SAMPLED
RXD SAMPLED
199
4202D–SCR–06/05