
飞思卡尔
1.1
MC68HC05G3 ( 705G4 )规范修订版
半导体公司
OPTM=0
PORT数据REG
端口B数据REG
端口C数据REG
端口D数据REG
端口E数据REG
端口F数据REG
端口G DATA REG
PORT H数据REG
中断控制REG
中断状态寄存器
SPI1控制REG
SPI1状态REG
SPI1数据REG
SPI2控制REG
SPI2状态REG
SPI2数据REG
时基控制REG1
时基控制REG2
定时器控制REG
定时器状态REG
输出比较REG0 (H )
输出比较REG0 ( L)
输出比较REG1 (H )
输出比较REG1 ( L)
定时器计数器(H ) )
定时器计数器( L)
备用计数器(H)的
备用计数器(L)的
定时器控制REG2
定时器状态REG2
输出比较REG2
定时器计数器2
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
PWM输出控制
PWM计数器
PWM通道0
PWM通道1
PWM通道2
PWM通道3
A / D数据REG
A / D转换状态/控制REG
端口J DATA REG
程序控制REG
MISC REG
测试REG
OPTM=1
$00
$01
$02
$03
$04
$05
$06
$07
$08
$09
$0A
$0B
$0C
$0D
$0E
$0F
$10
$11
$12
$13
$14
$15
$16
$17
$18
$19
$1A
$1B
$1C
$1D
$1E
$1F
$20
$21
$22
$23
$24
$25
$26
$27
$28
$29
$2A
$2B
$2C
$2D
$2E
$2F
$30
$31
$32
$33
$34
$35
$36
$37
$38
$39
$3A
$3B
$3C
$3D
$3E
$3F
数据方向REG ( PORTA )
版权所有
数据方向REG ( PORTC )
数据方向REG ( PORTD )
数据方向REG ( PORTE )
版权所有
数据方向REG ( PORTG )
数据方向REG ( PORTH )
电阻器控制REG1
电阻器控制REG2
开漏输出控制REG1
开漏输出控制REG2
版权所有
版权所有
键唤醒输入使能寄存器
MASK OPTION REG状态
$0000
I / O
64字节
$003F
$0040
内存
768个字节
( 1024字节)
堆栈64个字节
$00C0
$00FF
$033F
($043F)
未使用
$1000
$00
$01
$02
$03
$04
$05
$06
$07
$08
$09
$0A
$0B
$0C
$0D
$0E
$0F
飞思卡尔半导体公司...
MASK ROM 24K BYTES
( EPROM 32K字节)
$6FFF
($8FFF)
未使用
$FE00
自测ROM
(引导ROM )
$ FFDF
$FFE0
$ FFEF
$FFF0
$FFFF
测试向量
用户向量
FOR仅705
注:异常的HC705G4 ( EPROM器件)是
斜体。
图3-1 : MC68HC05G3 ( 705G4 )存储器映射
摩托罗拉
第30页
欲了解更多有关该产品,
转到: www.freescale.com
第3节:记忆