
功能说明
(续)
至少32个
w
2
钟,以确保A D已完成
它的转换若S
CLK
启用迟早要同步
在DO数据输出是不可能的,因为CON-的结束
从AD版本信号不可用,实际
CON组在转换时间不知道CS为低电平
版本时间( 32
w
2
最大) DO会高或低后
的S第八个下降沿
CLK
直到转换完成生产
编一旦转换DO显示将传输
MSB数据的其余部分将被移出后S
CLK
is
使能如前面所讨论
如果CS变为高电平转换序列中做的是三 -
声明和结果不会受到影响,只要CS保持
高电平,直到转换结束
1 2复用器寻址
五比特复用器地址移动MSB优先进入DI输入
数据对应于所选择的信道,如图中的表
1应注意不要发送一个地址大于
或等于24 ( 11XXX ),因为这使在AD中的一个
数字测试模式,在这种模式下,模拟输入CH0
直通CH4成为数字输出为我们在生产中使用
检测
2 0模拟量输入
2 1的输入采样和保持
该ADC0819的采样保持电容中实现其
电容式梯形结构的通道地址后重新
可察觉的阶梯切换到采样的正确模拟
输入该采样模式下保持1
毫秒
后
第八S
CLK
下降沿的保持模式启动与
开始转换过程的一个采集窗口的
3t
SCLK
a
1
毫秒
因此,可以使梯
电容沉淀到模拟输入电压的任何
前或收购后更改模拟电压
窗口不会影响A D转换结果
在最简单的情况下,阶梯的采集时间是DE-
上述R termined
on
多路转换开关和所述的( 3K )
总的阶梯电容( 90pf )这些数值产生的一次采集
约2时习得
毫秒
为满量程读数There-
前的模拟输入必须是稳定的,至少2
毫秒
前1
毫秒
第八年代以后
CLK
下降沿到
确保适当的转换外部输入源resist-
ANCE和电容将延长收购时间,
应占
其它常规的采样和保持误差规格
包含在AD中保持的错误和时间规格
步和增益误差采样保持功能都考虑到AC-
在而在ADC0819的总非调整误差计算
持稳定时间包括在A D的最大转换
32时
w
2
时钟周期的保持下降率可
看作是零,因为无限量的时间
转换和数据的读出之间可以传递
然而,一旦数据被读出它丢失和另一个转换
锡永被启动
典型应用
ADC0819 - INS8048接口
TL 9287 - 18
9