
AD9240
如果应用程序需要的最大的单端输入范围
(即0 V至5 V )的AD9240中,运算放大器,将需要较大
供应来驱动它。在OP各种高速放大器
该数据表的放大器选型指南可以选择
适应范围广泛的供应选择。再次,
钳位放大器的输出应考虑
这些应用程序。可替换地,单端至差分
使用AD8042运算放大器驱动器电路可以被用来
达到5 V输入范围,同时从单一+ 5V操作
在上一节中讨论供应。
使用同相的两个直流耦合运算放大器电路和
反相拓扑结构将在下面讨论。虽然未示出,
的同相和反相的拓扑可以容易config-
置的作为抗混叠滤波器的一部分使用的Sallen -KEY或
多反馈拓扑结构,分别为。一个额外的R-C
网络能运算放大器的输出和之间插入
AD9240的输入,以提供一个真正的极点。
简单运放缓冲器
500 *
+V
CC
0.1 F
NC
R
S
A1
R
P
**
AVDD
0.1 F
500 *
NC
R
S
VREF
VINB
*可选电阻网络, OHMTEK ORNA500D
**可选的上拉电阻使用内部参考
500 *
VINA
VREF +
△ Vref的
0V
DC
500 *
AD9240
图36.单端输入,提供直流耦合的电平转换
AC耦合和接口问题
在最简单的情况下,输入信号为AD9240将已经
在各级中根据所选择的输入范围被偏置。
它仅仅是必要的,以提供足够低的源im-
pedance为A / D的VINA和VINB模拟输入引脚。
图35示出了用于单建议的配置
使用一个运算放大器端驱动。在这种情况下,运算放大器示
在同相增益配置中驱动VINA引脚。
内参驱动VINB引脚。注意,额外
30串联一个小电阻和灰
50
连接到VINA
和VINB将有利于在几乎所有情况下。参阅
关于电阻的讨论模拟输入操作部
选择。图35示出了用于0V到正确的连接
5 V输入范围。 0 V替代单端输入范围为
2
×
VREF也可以实现具有适当的配置
VREF (请参考,使用内部基准) 。
+V
5V
0V
U1
R
S
VINB
–V
2.5V
10 F
0.1 F
VREF
SENSE
R
S
对于应用交流耦合为宜,运放的
输出可以很容易地水平位移的共模电压,
V
CM
通过耦合电容的AD9240的。这具有这样的
优势使运放的共模电平为
对称偏置到中间电源电压电平(即(V
CC
+ V
EE
)/
2)。这相对于对称操作运算放大器的
电源通常提供最佳的AC性能,以及
作为最大的输入/输出范围。因此,各种高速/
被限制为+5 V / -5 V OP-高性能的放大器
关合作和/或+5 V单电源供电指定可
轻松配置的AD9240采用5 V或2 V输入范围,
分别。最好的交流失真性能达到
当A / D转换器配置为2 V输入跨度和共
2.5 V.模电压需要注意的是差动变压器
耦合,它是交流耦合的另一种形式中,应
考虑最佳的AC性能。
简单的交流界面
AD9240
VINA
图35.单端AD9240运算放大器驱动电路
运算放大器与DC电平转换
图37示出了一个交流耦合,单的一个典型例子
端的配置。偏置电压偏移双极,
接地参考输入信号VREF左右。该
值C1和C2将取决于电阻R的大小
电容器C1和C2 ,是典型地为0.1
F
陶瓷和
10
F
钽电容器并联,以实现低的截止
频率,同时保持在较宽的频低阻抗
昆西范围。电容器和电阻器的组合
形成一个高通滤波器,一个高通-3dB频率阻止 -
由等式开采,
f
–3
dB
= 1/(2
× π ×
R
×
(C1 +
C2))
C1
+5V
VREF +
0V
△ Vref的
V
IN
C2
R
–5V
C2
C1
R
S
图36示出了采用一个直流耦合电平转换电路
运算放大器A1 ,总括将输入信号与所需的直流偏移。
用给定的配置的运算放大器中的反相模式
电阻值,结果为-1的交流信号增益。如果信号
反转是不可取的,互换VINA和VINB CON-
nections重建原始信号的极性。直流电压
年龄在VREF设置AD9240的共模电压。为
例如,当VREF = 2.5V,从运算放大器的输出电平
也将约为2.5 V.使用比例匹配为中心,
薄膜电阻网络将最大限度地减少增益和失调误差。
一个可选的上拉电阻,R
P
也可以用来减少
在VREF输出负载
±1
毫安。
AD9240
VINA
R
S
VINB
VREF
SENSE
图37.交流耦合输入
低阻抗VREF电压源的偏见既VINB
输入,并提供偏置电压为VINA输入。身材
37显示配置为2.5 V.因此,输入范围的VREF
A / D转换为0 V至5 V其他输入范围,可以选择
通过改变VREF但A / D的失真性能会
REV 。一
–15–