添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第819页 > PIC16HV540T-04/SO > PIC16HV540T-04/SO PDF资料 > PIC16HV540T-04/SO PDF资料2第27页
PIC16HV540
6.1
Timer0使用外部时钟
当外部时钟输入用于Timer0时,它必须
满足一定的要求。外部时钟要求
精神疾病是由于内部相位时钟(T
OSC
)同步
化。此外,还有在实际递增的延时
同步后定时器0 。
6.1.1
外部时钟同步
当使用预分频器时,外部时钟输入
通过异步脉冲计数器型压力分
分频器使预分频器的输出是对称的。为
外部时钟满足采样要求,
波纹计数器必须被考虑在内。 There-
前,有必要对T0CKI有一段在
至少4T
OSC
(和40 ns的RC延时)除以
预分频值。对T0CKI的唯一要求
高和低的时间是他们不违反迷你
10 ns的妈妈脉冲宽度要求。请参阅参
中的电气连接特定阳离子ETERS 40 , 41和42
所需的设备。
6.1.2
TIMER0递增延时
当不使用预分频器时,外部时钟输入
同为预分频器输出。同步
T0CKI与内部相位时钟是accom-
通过抽样对Q2的预分频器输出plished和
内部相位时钟Q4周期(图6-5 ) 。
因此,有必要T0CKI为高电平时
至少2T
OSC
( 20 ns的和一个小的RC延时)和低
至少2T
OSC
( 20 ns的和一个小的RC延时) 。参考
到所需器件的电气规范。
由于预分频器输出与同步
内部时钟,有从时间延迟小的
外部时钟边沿发生的时间定时器0 MOD-
ULE实际递增。图6-5显示了延迟
从外部时钟边沿到定时器递增。
图6-5:
TIMER0和外部时钟时序
Q1 Q2 Q3 Q4
Q1 Q2 Q3 Q4
Q1 Q2 Q3 Q4
Q1 Q2 Q3 Q4
小脉
取样失误
外部时钟输入或
预分频器的输出
(2)
(1)
外部时钟/预分频器
输出采样后
Timer0递增( Q4)
Timer0
T0
T0 + 1
(3)
T0 + 2
注1 :
从时钟输入变化到Timer0递增延迟有3Tosc到7Tosc 。 (中Q =两个Tosc时间) 。
因此,测量两个边缘之间的间隔Timer0输入错误=
±
4TOSC最大。
2:
如果没有预分频器选择外部时钟,预分频器的输出并非如此。
3:
箭头所指为采样时刻。
2000 Microchip的技术公司
初步
DS40197B第27页

深圳市碧威特网络技术有限公司