位置:首页 > IC型号导航 > 首字符L型号页 > 首字符L的型号第555页 > LPC2194JBD64 > LPC2194JBD64 PDF资料 > LPC2194JBD64 PDF资料3第7页

飞利浦半导体
LPC2194
单芯片16位/ 32位微控制器
表3:
符号
P0.27
引脚说明
- 续
针
11
TYPE
I
I
O
描述
AIN0 -
A / D转换器,输入0。该模拟输入总是连接到其
引脚。
CAP0.1 -
定时器0捕获输入,通道1 。
MAT0.1 -
匹配输出,定时器0 ,通道1 。
AIN1 -
A / D转换器,输入1。该模拟输入总是连接到其
引脚。
CAP0.2 -
定时器0捕获输入,通道2 。
MAT0.2 -
匹配输出,定时器0 ,通道2 。
AIN2 -
A / D转换器,输入2。该模拟输入总是连接到其
引脚。
CAP0.3 -
定时器0捕获输入,通道3 。
MAT0.3 -
匹配输出,定时器0 ,通道3 。
AIN3 -
A / D转换器,输入3。该模拟输入总是连接到其
引脚。
EINT3 -
外部中断3输入。
CAP0.0 -
定时器0捕获输入,通道0 。
端口1 :
端口1是一个32位双向I / O与各个方向的端口
控制每个位。的端口1引脚的操作取决于销
功能管脚连接模块所选择。引脚0 15端口1顷
无法使用。
TRACEPKT0 -
跟踪包位0,标准I / O端口内部上拉。
TRACEPKT1 -
跟踪包位1,标准I / O端口内部上拉。
TRACEPKT2 -
跟踪包位2,标准I / O端口内部上拉。
TRACEPKT3 -
跟踪包位3,标准I / O端口内部上拉。
TRACESYNC -
跟踪同步。内部标准I / O口
拉。
注意:
LOW这个引脚当RESET为低,使引脚P1.25 : 16
操作复位后跟踪端口。
P0.28
13
I
I
O
P0.29
14
I
I
O
P0.30
15
I
I
I
P1.0到P1.31
16, 12, 8, 4,
48, 44, 40,
36, 32, 28,
24, 64, 60,
56, 52, 20
16
12
8
4
48
I / O
P1.16
P1.17
P1.18
P1.19
P1.20
O
O
O
O
O
P1.21
P1.22
P1.23
P1.24
P1.25
P1.26
44
40
36
32
28
24
O
O
O
O
I
I / O
PIPESTAT0 -
流水线状态位为0的标准I / O口内部上拉。
PIPESTAT1 -
流水线状态位1,标准I / O端口内部上拉。
PIPESTAT2 -
流水线状态位2,标准I / O端口内部上拉。
TRACECLK -
跟踪时钟。标准I / O端口内部上拉。
EXTIN0 -
外部触发输入。标准I / O和内部上拉。
RTCK -
返回测试时钟输出。添加到JTAG端口的额外信号。
帮助调试器保持同步,当处理器的频率变化。
双向引脚内部上拉。
注意:
LOW这个引脚当RESET为低,使引脚P1.31 : 26
操作复位后,调试端口。
P1.27
P1.28
P1.29
P1.30
P1.31
9397 750 12757
64
60
56
52
20
O
I
I
I
I
TDO -
测试数据出来JTAG接口。
TDI -
测试数据为JTAG接口。
TCK =
测试时钟为JTAG接口。
TMS =
测试模式选择为JTAG接口。
TRST -
测试复位的JTAG接口。
皇家飞利浦电子股份有限公司2004版权所有。
初步数据
版本01 - 2004年2月6日
7 33