
飞利浦半导体
LPC2141/42/44/46/48
单芯片16位/ 32位微控制器
表3:
符号
引脚说明
- 续
针
34
[2]
TYPE
I / O
I
O
I
描述
P0.9 —
通用输入/输出管脚(GPIO) 。
RXD1 -
接收器输入UART1 。
PWM6 -
脉宽调制器输出6 。
EINT3 -
外部中断3输入。
P0.10 —
通用输入/输出管脚(GPIO) 。
RTS1 -
请求发送输出UART1 。 LPC2144 /四十八分之四十六只。
CAP1.0 -
输入捕捉定时器1 ,通道0 。
AD1.2 -
ADC 1 ,输入2可在LPC2144 /只48分之46 。
P0.11 —
通用输入/输出管脚(GPIO) 。
CTS1 -
清除发送输入UART1 。可在LPC2144 / 48分之46只。
CAP1.1 -
输入捕捉定时器1 ,通道1 。
SCL1 -
I
2
C1时钟输入/输出。开漏输出(用于I
2
C总线达标)
P0.12 —
通用输入/输出管脚(GPIO) 。
DSR1 =
UART1的数据设置就绪输入。可在LPC2144 / 48分之46只。
MAT1.0 -
匹配输出的定时器1 ,通道0 。
AD1.3 -
ADC输入3.可在LPC2144 /只四十八分之四十六。
P0.13 —
通用输入/输出管脚(GPIO) 。
DTR1 -
数据终端就绪输出UART1 。 LPC2144 /四十八分之四十六只。
MAT1.1 -
匹配输出的定时器1 ,通道1 。
AD1.4 -
ADC输入4.可在LPC2144 /只四十八分之四十六。
P0.14 —
通用输入/输出管脚(GPIO) 。
DCD1 -
数据载波检测输入UART1 。 LPC2144 /四十八分之四十六只。
EINT1 -
外部中断1输入。
SDA1 -
I
2
C 1的数据输入/输出。开漏输出(用于I
2
C总线达标)
注意:
LOW这个引脚当RESET为低力片内引导装载程序
接管复位后的部分控制权。
P0.9/RXD1/
PWM6/EINT3
P0.10/RTS1/
CAP1.0/AD1.2
35
[4]
I / O
O
I
I
P0.11/CTS1/
CAP1.1/SCL1
37
[3]
I / O
I
I
I / O
P0.12/DSR1/
MAT1.0/AD1.3
38
[4]
I / O
I
O
I
P0.13/DTR1/
MAT1.1/AD1.4
39
[4]
I / O
O
O
I
P0.14/DCD1/
EINT1/SDA1
41
[3]
I / O
I
I
I / O
P0.15/RI1/
EINT2/AD1.5
45
[4]
I / O
I
I
I
P0.15 —
通用输入/输出管脚(GPIO) 。
RI1 -
振铃指示输入UART1 。可在LPC2144 / 48分之46只。
EINT2 -
外部中断2输入。
AD1.5 -
ADC 1 ,输入5,可在LPC2144 /只48分之46 。
P0.16 —
通用输入/输出管脚(GPIO) 。
EINT0 -
外部中断0输入。
MAT0.2 -
匹配输出的定时器0 ,通道2 。
CAP0.2 -
输入捕捉定时器0 ,通道2 。
P0.17 —
通用输入/输出管脚(GPIO) 。
CAP1.2 -
输入捕捉定时器1 ,通道2 。
SCK1 -
串行时钟的SSP 。从主站或输入时钟输出从机。
MAT1.2 -
匹配输出的定时器1 ,通道2 。
P0.16/EINT0/
46
[2]
MAT0.2/CAP0.2
I / O
I
O
I
P0.17/CAP1.2/
SCK1/MAT1.2
47
[1]
I / O
I
I / O
O
9397 750 14985
皇家飞利浦电子有限公司2005年版权所有。
初步数据表
版本01 - 2005年10月3日
8 38