位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第626页 > M34A08-VMN6T > M34A08-VMN6T PDF资料 > M34A08-VMN6T PDF资料1第5页

M34A02
表4.操作模式
模式
当前地址读
随机地址读
1
顺序读取
字节写
页写
注:1,X =
V
IH
或V
IL
.
RW位
1
0
WC
1
X
X
字节
1
1
初始序列
开始,设备选择, RW = 1
开始,设备选择, RW = 0 ,地址
重新启动,设备选择, RW = 1
X
X
V
IL
V
IL
≥
1
1
1
0
0
类似于目前或随机地址读
开始,设备选择, RW = 0
≤
16
开始,设备选择, RW
= 0
同样适用于芯片使能( E0的格局,
E1, E2).
8
th
位是读/写位(RW) 。该位
设置为1的读取和0进行写操作。如果一个
比赛发生在设备选择的代码中,
相应的设备给出一个确认
在串行数据( SDA) 9时
th
位时间。如果
设备不匹配,设备选择的代码,它
从公交车取消选择本身,并进入待机动
通过模式。
与图6.写模式序列WC = 1 (数据写入抑制)
WC
确认
字节写
开始
DEV SEL
读/写
确认
无应答
DATA IN
停止
确认
无应答
IN 1数据
BYTE ADDR
WC
确认
页写
开始
DEV SEL
读/写
无应答
数据在3
BYTE ADDR
IN 2数据
WC (续)
无应答
页写
(续)
无应答
数据的N
停止
AI02803C
5/15