
MB84VD2118XA-
85
/MB84VD2119XA-
85
s
引脚说明
针
A
0
到A
17
A
-1
, A
18
, A
19
SA
DQ
0
到DQ
15
持续进修基金
CE1s
CE2s
OE
WE
RY / BY
瑞银
LBS
CIOf
首席信息官
RESET
WP / ACC
北卡罗来纳州
V
SS
V
CC
f
V
CC
s
地址输入(通用)
地址输入(闪光)
地址输入( SRAM )
数据输入/输出(普通)
芯片使能(闪存)
芯片使能( SRAM )
芯片使能( SRAM )
输出使能(普通)
写使能(普通)
就绪/忙输出(闪存)开漏输出
高字节控制( SRAM )
低字节控制( SRAM )
I / O配置(闪存)
CIOf
=
V
IH
是字模式(
×
16 ) , CIOf
=
V
IL
是字节模式(
×
8)
I / O配置( SRAM )
首席信息官
=
V
IH
是字模式(
×
16 ) ,首席信息官
=
V
IL
是字节模式(
×
8)
硬件复位引脚/扇区保护解锁(闪光)
写保护/加速(闪光)
无内部连接
设备接地(公共)
设备电源(闪存)
设备电源( SRAM )
功能
输入/输出
I
I
I
I / O
I
I
I
I
I
O
I
I
I
I
I
I
动力
动力
动力
5