第1节
介绍
该MC68030是第二代全32位微处理器增强摩托罗拉。
的MC68030是用M68000系列的设备的一个部件相结合的一个中央
处理单元(CPU )内核,数据高速缓存,指令高速缓存,增强的总线控制器,
并在一个单一的超大规模集成电路器件的存储器管理单元(MMU) 。所述处理器被设计
在时钟速度运行超过20兆赫。该MC68030与32位实现的
寄存器和数据路径, 32位地址,具有丰富的指令集,和通用的解决
模式。
的MC68030与M68000的较早成员兼容向上对象代码
家族,并具有一个片上的MMU ,数据高速缓存,以及一种改进的总线的附加功能
界面。它保留了率先在MC68020灵活的协处理器接口和
通过这个接口与MC68881或提供完整的IEEE浮点支持
MC68882浮点协处理器。此同时,内部的功能块
微处理器被设计成并行操作,允许指令的执行是
重叠。除指令的执行,内部高速缓存,芯片上的MMU ,并
外部总线控制器的所有操作并行进行。
该MC68030完全支持MC68020的非复用总线结构,具有32位
的地址和32位数据。该MC68030的总线具有支持增强型控制器
异步和同步总线周期和脉冲串数据传送。它也支持
该MC68020动态总线宽度机制,自动确定设备端口
在一个逐周期的基础上作为处理器的尺寸传输的操作数或从外部
设备。
在MC68030的原理框图如图1-1所示。所需的指令和数据。
由所述处理器从内部高速缓存被提供尽可能。该MMU
转换由处理器生成的逻辑地址转换成利用一个物理地址
它的地址转换缓存( ATC ) 。总线控制器管理数据的传送
在物理地址中的CPU和存储器或装置之间。
摩托罗拉
MC68030用户手册
1-1