
82C59A
引脚配置
82C59A ( PDIP , CERDIP和SOIC )
顶视图
CS 1
WR 2
RD 3
D7 4
D6 5
D5 6
D4 7
D3 8
D2 9
D1 10
D0 11
CAS 0 12
CAS 1月13日
GND 14
28 V
CC
27 A0
26 INTA
25 IR7
24 IR6
23 IR5
22 IR4
21 IR3
20 IR2
19 IR1
18 IR0
17 INT
16 SP / EN
15 CAS 2
D6 5
D5 6
D4 7
D3 8
D2 9
D1 10
D0 11
12
CAS 0
13
CAS 1
14
GND
15
CAS 2
16
SP / EN
17
INT
18
IR0
82C59A ( PLCC , CLCC )
顶视图
INTA
26
25 IR7
24 IR6
23 IR5
22 IR4
21 IR3
20 IR2
19 IR1
V
CC
28
INT
WR
RD
CS
D7
A0
27
4
3
2
1
针
D7 - D0
RD
WR
A0
CS
CAS 2 - CAS 0
SP / EN
INT
INTA
IR0 - IR7
描述
数据总线(双向)
读取输入
写输入
命令选择地址
芯片选择
CASCADE线路
从程序输入使能
中断输出
中断响应输入
中断请求输入
工作原理图
INTA
D
7
-D
0
数据
公共汽车
卜FF器
控制逻辑
RD
WR
A
0
CS
READ /
写
逻辑
IN -
服务
REG
( ISR )
优先
分解器
打断
请求
REG
( IRR )
IR0
IR1
IR2
IR3
IR4
IR5
IR6
IR7
CAS 0
CAS 1
CAS 2
SP / EN
级联
卜FF器
比较
内部总线
中断屏蔽REG
( IMR )
图1 。
4-2