添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2435页 > MK3722G > MK3722G PDF资料 > MK3722G PDF资料2第3页
MK3722
VCXO
加音频时钟
机顶盒
外部元件的选择
的MK3722需要外部的最小数量
组件正常工作。
水晶调节负载电容
该晶体的痕迹应该包括垫小的固定
电容器, 1 X 1和地之间,和另一
之间的X2和地面。这些电容器的馅
在PCB上是可选的。需要对这些电容器
在系统原型评估被确定,并且是
由所使用的特定的晶体(制造影响
和频率)和PCB布局。所要求的典型
电容器的值是1至4 pF的。
来确定晶体的必要性和值
调整电容,则需要一台PC板
你的最终布局,频率计数器能约
1ppm的分辨率和精确度,两个电源,
并计划使用的晶体样品
生产。您还需要进行初始计量
精度为每个晶体在规定晶体负载
电容(C
L
).
确定晶体电容的值:
1.连接VDD到3.3V 。连接销5的第二
电源。调整到0V上销5上的电压。
测量并记录CLK输出频率。
2.调整电压引脚5到3.3V 。测量和
记录相同的输出频率。
为了计算为中心的错误:
6
(
f
3.3
(
3.0
)V
f
吨精氨酸等
)
+
(
f
0V
f
吨精氨酸等
)
错误= 10× ---------------------------------------------- ------------------------------------------
错误
XTAL
f
吨精氨酸等
去耦电容
0.01μF的去耦电容应连接
在引脚3和4中,引脚6和7 VDD和GND之间,
与销11和14尽可能靠近MK3722作为
可能。对于最佳的器件性能,该
去耦电容应安装在
PCB的元件面。避免使用过孔
去耦电路。
系列终端电阻
当时钟输出之间的PCB走线和
负载超过1英寸,串联端接应
使用。以系列终止50Ω迹(常用
常用的走线阻抗)放置一个33Ω的电阻串联
与时钟线,尽量靠近时钟输出引脚
可能。时钟输出的额定阻抗是
20.
石英晶体
该MK3722 VCXO功能包括外部的
晶体和集成压控振荡器电路。对
确保最佳的系统性能(频率拉
范围),可靠性,晶体器件会议ICS “
推荐的参数必须被使用,并且
在下面的章节中讨论布局指南
必须遵循。
参见应用笔记MAN05水晶的完整列表
参数。
石英晶体振荡的频率是
其“切割”,并通过负载电容确定
连接到它。该MK3722采用了片上
可变负载电容的“拉” (改变)
频率的晶体。使用指定的结晶
用MK3722被设计为具有零频率
误差时的片+杂散电容的总量为
14pF.
外部晶体连接在尽量靠近
芯片如可能,应是对在同一侧
PCB为MK3722 。应该通过之间的不
晶体引脚和X1和X2的管脚。那里
应无信号迹线的下方或接近
水晶。
其中:
f
目标
=标称晶振频率
错误
XTAL
晶体=实际的初始精度(单位:ppm )
被测量
如果所述定心误差小于± 25ppm的,无
需要调整。如果定心误差更
超过25ppm的否定, PC板有过度
杂散电容和一个新的PCB布局应
考虑到减少寄生电容。 (或者,
该晶体可以被重新指定为一个较高的载荷
电容。联系ICS的详细信息。 )如果定心
误差大于25ppm的正数,添加相同的固定
从每个晶体引脚中心电容到地。
对于每个盖(单位为pF )的值由下式给出:
MDS 3722 B
诠释egrat版 ircuit SYSTE毫秒
q
3
525 王牌S TR EET ,圣何塞,加利福尼亚95126
q
修订版092502
吨EL( 40 8 ) 295 -9800
q
瓦特WW 。 IC S T .C 米

深圳市碧威特网络技术有限公司