
飞思卡尔半导体公司
时钟CON组fi guration模式
表17.时钟刀豆网络gurations为PCI代理模式( PCI_MODCK = 0 )
1, 2
(续)
模式
3
MODCK_H-
MODCK[1-3]
1110_010
1110_011
PCI时钟
(兆赫)
低
50.0
50.0
高
66.7
66.7
CPM
乘法
因素
4
CPM时钟
(兆赫)
低
高
中央处理器
乘法
因素
5
CPU时钟
(兆赫)
低
高
公共汽车
区划
因素
总线时钟
(兆赫)
低
高
5
5
250.0 333.3
250.0 333.3
3.5
4
437.5 583.3
500.0 666.6
2
2
125.0 166.7
125.0 166.7
1110_100
1110_101
50.0
50.0
50.0
50.0
66.7
66.7
66.7
66.7
5
5
5
5
250.0 333.3
250.0 333.3
250.0 333.3
250.0 333.3
4
4.5
5
5.5
333.3 444.4
375.0 500.0
416.7 555.5
458.3 611.1
3
3
3
3
83.3 111.1
83.3 111.1
83.3 111.1
83.3 111.1
飞思卡尔半导体公司...
1110_110
1110_111
1100_000
1100_001
1100_010
1
版权所有
版权所有
版权所有
2
3
4
5
的“低”值是允许的最低频率为给定的时钟模式。最低总线频率
确保所需要的最小CPU操作频率。最小CPU频率由时钟确定
模式。对于具有CPU乘法因子模式
≤
如图3所示,最小CPU频率为125兆赫或150兆赫,如
表中显示。对于具有CPU乘法因子模式
≥
3.5 ,最小CPU频率为250兆赫。
的“高”值仅用于说明的目的。用户必须选择一个模式,并输入总线频率,
所得到的CON组fi guration不超过该用户的装置的频率等级。
PCI_MODCK确定PCI时钟的频率范围。请参阅表18的较低范围CON连接gurations 。
MODCK_H =硬复位CON组fi guration字[ 28-31 ] (参见第5.4节中的
MPC8260用户手册) 。
MODCK [1-3] = 3的硬件CON组fi guration引脚。
CPM倍增因数= CPM时钟/总线时钟
CPU倍频系数=核心PLL倍频因子
表18.时钟刀豆网络gurations为PCI代理模式( PCI_MODCK = 1 )
1, 2
模式
3
MODCK_H-
MODCK[1-3]
PCI时钟
(兆赫)
低
高
CPM
乘法
因素
4
CPM时钟
(兆赫)
低
高
中央处理器
乘法
因素
5
CPU时钟
(兆赫)
低
高
公共汽车
区划
因素
总线时钟
(兆赫)
低
高
默认模式( MODCK_H = 0000 )
0000_000
0000_001
0000_010
0000_011
0000_100
0000_101
25.0
25.0
25.0
31.3
25.0
29.8
50.0
50.0
50.0
50.0
50.0
50.0
4
4
6
6
6
6
100.0 200.0
100.0 200.0
150.0 300.0
187.5 300.0
150.0 300.0
178.6 300.0
2.5
3
3
4
3
3.5
125.0 250.0
150.0 300.0
150.0 300.0
250.0 400.0
180.0 360.0
250.0 420.0
2
2
3
3
2.5
2.5
50.0 100.0
50.0 100.0
50.0 100.0
62.5 100.0
60.0 120.0
71.4 120.0
34
MPC8272的PowerQUICC II系列硬件特定网络阳离子
初步-如有更改,恕不另行通知
欲了解更多有关该产品,
转到: www.freescale.com
摩托罗拉