位置:首页 > IC型号导航 > 首字符M型号页 > 首字符M的型号第2713页 > MSC1212Y4PAGT > MSC1212Y4PAGT PDF资料 > MSC1212Y4PAGT PDF资料2第93页

MSC1211 , MSC1212
MSC1213 , MSC1214
www.ti.com
SBAS323D - 2004年6月 - 修订2005年9月
累加器( A或ACC )
7
SFR E0H
ACC.7
6
ACC.6
5
ACC.5
4
ACC.4
3
ACC.3
2
ACC.2
1
ACC.1
0
ACC.0
复位值
00h
ACC.70
7-0位
累加器。
这个寄存器作为累加器,用于算术和逻辑运算。
求和/移位控制( SSCON )
7
SFR E1H
SSCON1
6
SSCON0
5
SCNT2
4
SCNT1
3
SCNT0
2
SHF2
1
SHF1
0
SHF0
复位值
00h
求和寄存器断电时, ADC断电。如果所有的零都写入该寄存器, 32位
SUMR3-0寄存器将被清除。求和寄存器将怎么做,如果双极模式在ADCON1选择符号扩展。
SSCON1-0求和/移位计数。
位7-6
SSCON1
0
0
0
1
0
1
SSCON0
0
0
0
0
1
1
SCNT2
0
0
1
x
注(1)
注(1)
SCNT1
0
1
0
x
注(1)
注(1)
SCNT0
0
0
0
x
注(1)
注(1)
SHF2
0
0
0
注(1)
x
注(1)
SHF1
0
0
0
注(1)
x
注(1)
SHF0
0
0
0
注(1)
x
注(1)
描述
清除求和注册
在写CPU求和,以SUMR0 (总和计数/班忽略不计)
在写CPU减法SUMR0 (总和计数/班忽略不计)
只有CPU的移
只有ADC求和
ADC完成求和,然后转移完成对
( 1 )请参阅寄存器位定义。
SCNT20
BITS 5-3
累加计数。
当总和是一个完整的,会产生中断,除非屏蔽。读
SUMR0清除中断。
SCNT2
0
0
0
0
1
1
1
1
SCNT1
0
0
1
1
0
0
1
1
SCNT0
0
1
0
1
0
1
0
1
求和COUNT
2
4
8
16
32
64
128
256
SHF20
2-0位
移位计数。
SHF2
0
0
0
0
1
1
1
1
SHF1
0
0
1
1
0
0
1
1
SHF0
0
1
0
1
0
1
0
1
移
1
2
3
4
5
6
7
8
DIVIDE
2
4
8
16
32
64
128
256
93