
24AA01/24LC01B
8.0
引脚说明
的引脚说明如表8-1所示。
表8-1:
名字
A0
A1
A2
V
SS
SDA
SCL
WP
V
CC
PDIP
1
2
3
4
5
6
7
8
引脚功能表
SOIC
1
2
3
4
5
6
7
8
TSSOP
1
2
3
4
5
6
7
8
SOT23封装, MSOP
1
2
3
4
5
6
7
8
—
—
—
2
3
1
5
4
描述
没有连接
没有连接
没有连接
地
串行地址/数据I / O
串行时钟
写保护输入
+ 1.8V至5.5V电源
8.1
A0, A1, A2
8.3
串行时钟( SCL )
时,A0 ,A1和A2引脚未使用的24XX01 。
他们可能被悬空或绑在V
SS
或V
CC
.
SCL输入用于同步的数据传输
和从设备。
8.2
串行地址/数据输入/输出
(SDA)
8.4
写保护(WP )
该引脚必须连接到无论是V
SS
或V
CC
.
如果连接到V
SS
启用内存正常运行
(读/写存储器的全部
00-7F
).
如果连接到V
CC
,写操作被禁止。整个
内存将被写保护。读操作
不受影响。
此功能允许使用24XX01的用户
当WP启用(连接到V系列ROM
CC
).
该SDA输入用于传输双向引脚
地址和数据移入和移出器件。自
它是一个开放漏极端子, SDA总线需要
上拉电阻到V
CC
(典型值10 kΩ的100千赫,
2 kΩ的400千赫) 。
在正常传输数据, SDA允许改变
仅在SCL为低电平。在SCL为高电平变化
用于指示启动和停止条件保留。
2003 Microchip的技术公司
DS21711C第11页