
飞利浦半导体
产品speci fi cation
STB5660 (机顶盒) STB概念
1
1.1
1.1.1
特点
SAA7214的功能
G
ENERAL
SAA7214
特点
OM5721
在内部运行PR3001的32位RISC处理器
40.5兆赫
全面的驱动软件和开发工具
支持
JTAG接口电路板测试支持
1K字节的数据和4 KB的指令高速缓存
(直写式风格) 。
1.1.2
MPEG2
系统的特点
一个IEEE 1284接口,支持主站和从站
模式。可作为通用端口。
具有DMA功能的3 UART ( RS232 )数据接口
( 187.5千位/秒),包括硬件流控制信号
RXD , TXD , RTS , CTS调制解调器支持
两个专用的智能卡读卡器接口( ISO 7816
兼容)具有DMA功能
两个我
2
C总线主/从收发器支持
标准(100千位/秒)和快速(400千位/秒),我
2
C总线
模式
32个通用,双向I / O接口引脚,
其也可被用作中断输入。
2脉宽调制( PWM)的8位输出
分辨率。
1.2
1.2.1
SAA7215的功能
G
ENERAL
SAA7215
特点
解析传输流(TS ) ,飞利浦
半导体的硬件和专用软件
数据流。最大输入速率是108兆比特/秒。
数字视频广播( DVB )标准
解扰器芯,结合存储最多
6控制字对
硬件部分滤波基于32个不同的数据包
标识符( PID)的带有过滤器的挠性数
条件( 8或4字节的条件加8或4字节掩码)
每PID和40 ( 8字节状态的总过滤量
支票)或多达80 ( 4个字节的状态检查)滤波器
条件
4传输流/分组基本流
( PES )过滤器检索数据,在TS或PES水平
应用,例如字幕, TXT或检索
私人数据
灵活的直接存储器访问(DMA)基于存储的
32部分支流和4 TS / PES数据
在外部存储器中的子
以双反的系统时间基地管理
机制,时钟控制和中断处理
2显示时间标记(PTS) /解码时间
邮票( DTS )的定时器
通用/高速( GP / HS)滤波器,可
为来自例如作为替代输入IEEE 1394设备。
它也可以输出两种加密或解密的TS
以IEEE 1394设备。
1.1.3
E
XTERNAL界面功能
主办单人或双人外部同步DRAM
为1M
×
16或2
×
1M
×
16接口,在81兆赫。由于
在MPEG解码的高效内存使用,超过
1兆比特是可用的图形中的单个的SDRAM
而配置17兆可用的
针对英国天空广播公司3.00双SDRAM的配置
和Canal + 4.0规格。
专用输入用于在PES的压缩的音频和视频
或基本流( ES )的字节宽或位串
格式。伴随选通信号区分
之间的音频和视频数据。
与SAA7214运输最佳的兼容性
兆指令每秒( TMIPS )控制器
根据外部的控制灵活的内存分配
中央处理单元( CPU ) ,可优化
分区的存储器,用于不同的任务。
边界扫描测试来实现。
1.2.2
中央处理器
相关特性
支持16位微控制器扩展总线
DRAM ,闪存, ( E) PROM和外部存储器映射
I / O设备。它也支持一个同步接口
用集成的MPEG音频视频通信
图形( AVG )解码器SAA7215在40.5兆字节/秒。
外部SDRAM自检
异步接口,可以与外部
微控制器
1999年05月05
3