
OP184/OP284/OP484
采用+5 V只有12位DAC摆幅轨至轨
该OP284是理想的使用与CMOS DAC生成
数字控制电压具有宽输出范围。图51
显示了用于在结合AD589一个DAC8043至gen-
中心提供全方位从0 V输出电压1.23 V的DAC实际上是
在“高压开关”模式下操作,其中所述参考是
连接到电流输出,我
OUT
和输出电压
从V截取
REF
引脚。这种拓扑结构本质上是同相
出的用作相对于经典的电流输出模式,该模式是
反相和在单电源应用中无法使用。
+5V
对于所示的元件值时,监视器输出的转移
特点是2.5 V / A 。
R
SENSE
0.1
+3V
+3V
0.1F
R1
100
3
8
I
L
+3V
2
S
D
R2
2.49k
1/2
AD284
4
1
M1
Si9433
MONITOR
产量
G
8
R1
17.8k
1.23V
3
I
OUT
V
DD
R
FB
2
DAC8043
V
REF
1
+5V
AD589
GND CLK SR1
LD
4
7
6
5
3
图52.高端负载电流监视器
8
1
D
V
OUT
= –––– (5V)
4096
1/2
2 OP284
4
容性负载驱动能力
数字
控制
R3
232
1%
R2
32.4k
1%
R4
100k
1%
图51. 5 V只有12位DAC摆幅轨至轨
在本申请中的OP284提供两种功能。首先,它
缓冲DAC的V的高输出阻抗
REF
销,
这是10千欧的量级。运算放大器提供低
阻抗输出驱动任何下列电路。第二,在
运算放大器放大该输出信号,以提供轨到轨输出
把秋千。在这个特殊的情况下,增益设定为4.1 ,使
该电路产生一个5伏输出时,DAC输出是在
满刻度。如果需要其它的输出电压范围,如0 V
≤
V
OUT
≤
4.095 V时,增益可以很容易地通过调整变
R2和R3的值。
高侧电流监视器
在OP284表现出优异的容性负载驱动能力
关系。它可以驱动多达1 nF的,如图27.即使
虽然该装置是稳定的,电容性负载不来
而不受处罚的带宽。的带宽被减小到
在1 MHz时的负载大于2 nF的。 A“缓冲”网络
在输出不增加带宽,但它确实显
着地减少对于给定的电容性过冲量
负载。一个缓冲器由一个系列R- C网(R
S
, C
S
),如
如图53所示,从装置到输出连接
地面上。这种网络工作在与负载并联电容
器,C
L
,以提供必要的相位滞后补偿。该
电阻器和电容器的值,最好根据经验确定。
+5V
0.1F
V
IN
100mVp-p
1/2
OP284
R
S
50
C
S
100nF
C
L
1nF
V
OUT
中的电源控制电路的设计,进行了大量的
设计工作的重点是确保导通晶体管的长期
可靠性在宽范围的负载电流条件。作为
因此,监控和限制设备的功耗是
在这些设计中最重要的。该电路示于
图52是+3 V,单电源高边电流的一个例子
租金监视器,可以被结合到电压的设计
与折返电流限制或高电流稳压器时代
电源具有过压保护。本设计采用的
OP284的轨到轨输入电压范围来检测电压
跨越0.1下降
电流分流。所用的p沟道MOSFET
在电路中的反馈元件转换运算放大器的昼夜温差
髓鞘输入电压转换成电流。该电流被施加到
R 2 ,以产生一个电压,该电压的线性表示
负载电流。当前显示器的传输方程为
由下式给出:
R
监视器输出
=
R2
×
SENSE
×
I
L
R1
图53.缓冲网络可补偿电容
负载
第一步是确定电阻R的值
S
. A
良好的初始值是100
(典型地,最佳值会
小于100
).
这个值被降低,直到小信号
瞬态响应最优化。接下来,C
S
确定- 10
F
是一个很好的起点。这个值被减少到最小的
值获得可接受的性能(通常是1
F).
供的情况下
关于OP284一个10nF的负载电容器的,最佳的缓冲
网络是一个20
串联1
F.
这样做的好处是被立即
ately表观所示的范围的照片,如图54中
顶部曲线是采取一个1 nF的负载,并且底部迹线是
与50取
,
100 nF的缓冲网络到位。该
过冲和振铃的量被显着减少。表一
下图说明了几个样品缓冲网络的大负荷
电容器。
–14–
第0版