
飞利浦半导体
P89LPC932
8位微控制器,带有加速双时钟80C51核心
在掉电实时时钟,将有高的功率消耗。请使用
外部低频时钟可实现较低的功耗实时时钟运行的
在断电期间。
8.15复位
在P1.5 / RST管脚可作为低有效复位输入或数字功能
输入口。该RPE (复位管脚使能)位在UCFG1 ,当设置为“1” ,使
P1.5上的外部复位输入功能。当清零时, P1.5可作为输入
引脚。
备注:
在上电顺序, RPE选择无效,该管脚
总是作为外部复位输入。
连接到该管脚的外部电路
在上电序列不应该持有该引脚为低电平,因为这将保持
器件复位。
上电后,该管脚功能无论是作为一个外部复位
输入或数字输入作为德网络的RPE位的定义。只有上电复位会
临时替代选择去网络由RPE位的定义。其它复位源不会
RPE位的设定。
备注:
在上电周期,V
DD
必须低于V
POR
(见
表8 “DC电气
第45页的特性“)
电源再使用前,以确保上电
复位。
复位可以从以下源引起:
外部复位管脚(上电或通过UCFG1 gured用户CON连接) ;
上电检测;
掉电检测;
看门狗定时器;
软件复位;
UART间隔字符检测复位。
对于每一个复位源在复位寄存器RSTSRC一个FL AG 。可以在用户
读取该寄存器以判断最近的复位源。这些FL AG位可以是
通过写入一个“0”到对应的位由软件清零。不止一个FL AG位
也可以设定:
在上电复位时,POF和BOF都置,但对方FL AG位
清除。
对于其它的复位,还没有被清除之前设置的FL AG位将保持
设置的。
8.15.1复位向量
在复位之后, P89LPC932将获取从地址0000h或指令
引导地址。引导地址是通过使用引导向量作为高形成的
地址字节和地址= 00H的低字节。
如果发生UART间隔复位引导地址将被使用,或非易失性引导
状态位( BOOTSTAT.0 ) = 1 ,或器件上电时被强制进入ISP模式
(见
P89LPC932用户手册) 。
否则,指令将从获取
地址0000H 。
9397 750 12379
皇家飞利浦电子股份有限公司2004版权所有。
产品数据
牧师04 - 2004年1月6日
25 60