位置:首页 > IC型号导航 > 首字符P型号页 > 首字符P的型号第631页 > P89LPC925FDH > P89LPC925FDH PDF资料 > P89LPC925FDH PDF资料1第8页

飞利浦半导体
P89LPC924/925
8位微控制器与加速双时钟80C51核心
表3:
符号
P3.0 - P3.1
引脚说明
- 续
针
7, 6
TYPE
I / O
描述
端口3 :
端口3是与用户-CON连接的可配置输出类型的2位I / O口。在上电复位
P3锁存器CON连接在输入gured只能用内部上拉禁用模式。
端口3引脚作为输入和输出的操作取决于港口CON组fi guration
选择。每个端口引脚CON连接的独立gured 。请参阅
8.13.1节“端口
CON连接gurations “
和
表8 “DC电气特性”
了解详细信息。
所有管脚都具有施密特触发输入。
端口还可提供特殊功能,如下所述:
7
I / O
O
O
P3.0 —
口位0 。
XTAL2 -
从振荡器扩增fi er输出(当一个晶体振荡器选项
通过Flash CON组fi guration选择。
CLKOUT -
2 ,当通过使能SFR位CPU时钟分( ENCLK - TRIM.6 ) 。它
如果CPU时钟为内部RC振荡器,看门狗振荡器或可用于
外部时钟输入,除了当XTAL1 / XTAL2被用于产生时钟源
实时时钟/系统定时器。
P3.1 —
口位1 。
XTAL1 -
输入到振荡器电路和内部时钟发生器电路(时
通过Flash CON组fi guration选择) 。它可以是一个端口引脚,如果内部RC振荡器或
看门狗振荡器作为CPU的时钟源,
和
如果XTAL1 / XTAL2不使用
产生时钟的实时时钟/系统定时器。
地面:
0V参考。
电源:
这是在电源电压为正常操作,空闲
和掉电模式。
6
I / O
I
V
SS
V
DD
5
15
I
I
[1]
输入/输出P1.0 , P1.4 , P1.6 , P1.7 。输入P1.5 。
6.逻辑符号
VDD
VSS
端口0
DAC1
CLKOUT
XTAL2
XTAL1
端口3
图3.逻辑符号。
P89LPC924/925
002aaa789
端口1
AD10
AD11
AD12
AD13
KBI0
KBI1
KBI2
KBI3
KBI4
KBI5
KBI6
KBI7
CMP2
CIN2B
CIN2A
CIN1B
CIN1A
CMPREF
CMP1
T1
TXD
RXD
T0
INT0
INT1
RST
SCL
SDA
9397 750 14471
皇家飞利浦电子股份有限公司2004版权所有。
产品数据
牧师03 - 2004年12月15日
8 49