
飞利浦半导体
P89C669
80C51的8位微控制器系列具有扩展内存
表10:
符号
t
HD ; STA
t
低
t
高
t
RC
t
FC
t
SU;DAT1
t
SU;DAT2
t
SU;DAT3
t
HD ; DAT
t
SU ; STA
t
SU ; STO
t
BUF
t
RD
t
FD
[1]
[2]
[3]
[4]
I
2
C总线接口特性
参数
START条件保持时间
SCL为低电平的时间
SCL高电平时间
SCL上升时间
SCL下降时间
数据建立时间
SDA建立时间
SDA建立时间
数据保持时间
重复启动建立
时间
停止条件的建立时间
总线空闲时间
SDA上升时间
SDA下降时间
重复开始之前
条件
停止条件之前,
条件
输入
≥
7t
CLCL
≥
8t
CLCL
≥
7t
CLCL
≤
1
s
≤
0.3
s
≥
250纳秒
≥
250纳秒
≥
250纳秒
≥
NS 0
≥
7t
CLCL
≥
7t
CLCL
≥
7t
CLCL
≤
1
s
≤
300纳秒
产量
> 4.0
s
> 4.7
s
> 4.0
s
-
& LT ; 0.3
s
> 10吨
CLCL
t
RD
> 1
s
> 4吨
CLCL
> 4吨
CLCL
- t
FC
> 4.7
s
> 4.0
s
> 4.7
s
-
& LT ; 0.3
s
参数是有效的工作温度范围内,除非另有规定ED 。
负载电容端口0 , ALE , PSEN和= 100 pF的负载电容为所有其它输出= 80 pF的。
接口的微控制器到45 ns的佛罗里达州与燕麦时代的设备是允许的。这个有限的总线竞争,不会造成损坏
P0口的驱动程序。
部分测试下来到2MHz ,但保证工作下来到0Hz 。
AC符号的10.1说明
每个时序符号有网络连接已经字符。在网络连接第一个字符总是“T” ( =时间) 。该
其他字符,这取决于它们的位置,指示一个信号或名称
该信号的逻辑状态。该名称是:
A —
地址
C —
时钟
D —
输入数据
H —
逻辑高电平
I —
指令(程序存储器内容)
L —
逻辑电平低,或ALE
P —
PSEN
Q —
输出数据
R —
RD信号
t —
时间
V —
有效
W —
WR信号
X —
不再是一个有效的逻辑电平
Z —
FL燕麦
9397 750 12299
皇家飞利浦电子有限公司2003年版权所有。
产品数据
牧师02 - 2003年11月13日
21 33