
发布
数据表
PMC-2010336
第1期
PM7383 FREEDM - 32A256
帧引擎和数据链路管理32A256
图列表
图1 - H- MVIP协议........................................... .......................... 44
图2 - HDLC帧............................................. .................................. 45
图3 - CRC生成器............................................. .......................... 45
图4 - 部分数据包缓冲结构.................................. 51
图5 - 部分数据包缓冲结构.................................. 58
图6 - 输入观察CELL ( IN_CELL ) ................................... 176
图7 - 输出单元( OUT_CELL ) .......................................... ............ 177
图8 - 双向CELL ( IO_CELL ) ........................................ 178 ....
图9 - 布局输出允许和双向CELLS179
图10 - 边界扫描结构...................................... 181
图11 - TAP控制器有限状态机......................... 183
图12 - 接收8.192 Mbps的H- MVIP链路的定时......................... 187
图13 - 接收2.048Mbps的H- MVIP链路的定时......................... 188
图14 - 发送8.192 Mbps的H- MVIP链路的定时....................... 189
图15 - 发送2.048Mbps的H- MVIP链路的定时....................... 189
图16 - 但没有接收链路的定时............................ 190
图17 - 信道化T1 / J1接收链路的定时........................ 191
图18 - 信道化E1接收链路的定时............................ 191
图19 - 但没有TRANSMIT链路的定时.......................... 192
图20 - 信道化T1 / J1 TRANSMIT链路的定时..................... 192
图21 - 信道化E1发送链路的定时.......................... 193
图22 - 接收APPI时序(正常传送) ..................... 193
专有和保密
iv