
飞利浦半导体
初步speci fi cation
对于DCC系统驱动处理器
SAA2023
针
符号
QFP80
A4
V
SS3
V
DD3
A5
A6
A7
A12/PINO5
A14/PINO1
A16/PINO3
A15/PINO4
文
A13/PINO2
A8
V
DD4
V
SS4
A9/CAS
A11
速度
PINO2
WDATA
TCLOCK
V
SS5
V
DD5
TEST2
RDMUX
V
REF( P)
V
REF( N)
SUBSTR
BIAS
V
SSA
V
DDA
ANAEYE
RDSYNC
V
DD6
V
SS6
CHTST1
CHTST2
TEST0
TEST1
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
TQFP80
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
针对SRAM ;地址DRAM
数字地
数字电源电压
针对SRAM ;地址DRAM
针对SRAM ;地址DRAM
针对SRAM ;地址DRAM
针对SRAM ;端口扩展输出5
针对SRAM ;端口扩展输出1
针对SRAM ;端口扩展输出3
针对SRAM ;端口扩展输出4
写使能的RAM
针对SRAM ;端口扩展输出2
针对SRAM ;地址DRAM
数字电源电压
数字地
针对SRAM ; CAS的DRAM
地址SRAM
端口扩展输出2
串行输出,写入扩增fi er
3.072 MHz时钟输出,带I / O
数字地
数字电源电压
测试模式选择;不连接
读出放大器器的模拟输入多路复用
ADC正参考电压
ADC负参考电压
基板连接
偏置电流的ADC
模拟地
模拟电源电压
模拟眼图输出
同步输出读扩增fi er
数字电源电压
数字地
信道测试引脚1
信道测试引脚2
测试模式选择;不连接
测试模式选择;不连接
描述
TYPE
(1)
O( 2毫安)
S
S
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
O( 2毫安)
S
S
O( 2毫安)
O( 2毫安)
O
t
(1 mA)的
O(1 mA)的
O(1 mA)的
S
S
I
pd
I
A
I
A
I
A
I
A
I
A
S
S
O
A
O(1 mA)的
S
S
O(1 mA)的
O(1 mA)的
I
pd
I
pd
脉冲宽度调制( PWM )绞盘控制输出的甲板
t
(1 mA)的
1994年5月
5