
飞利浦半导体
初步speci fi cation
对于DCC系统驱动处理器
表11
SH1和SH2 ( FIR输出比例) 。
SH
影响杉木输出
1
0
0
1
1
0
0
1
0
1
FIR MOD 256
FIR
--------- MOD 256
-
2
FIR
--------- MOD 256
-
4
FIR
--------- MOD 256
-
8
SAA2023
有2家银行的系数为的辅助和的
主数据信道,即“缓冲” ,和“活跃”
银行。单片机只写入了“缓冲”
银行,只有从“活跃”银行的读取。
微控制器可以轮询数字均衡器状态位
BKSW看的时候发生切换。 BKSW开始生活
低电平变为高电平作为银行交换的结果,
变为低电平作为主数据的完整值的结果
正在接收的数字均衡器系数。
单片机设定
θCS
在发送前高
组新的辅助或主数据的系数,该数字
一旦银行发生切换均衡器复位。
所使用的实际的FIR系数是一个函数
磁头,读出放大器和磁带类型(即
使用预先录制或自己录制的) ,这样的信息是
超出此数据表的范围。
对FIR系数转移
用于主数据信道(磁道0至7)有
10的系数(抽头),每8个位,其中所有的数据
频道利用同样的系数。该
用于主数据的系数0至9的地址
09
DEC
分别。
有10个系数(抽头),每8比特的辅助
通道( CHAUX ) 。用于辅助地址
系数09 16 25
DEC
分别。
表12
COEF网络cient地址计数器。
位
意
默认
7
0
6
0
5
0
COEF网络cient地址计数器( COEFCNT )
这5位计数器用来指向FIR系数
被转移到或从数字均衡器。
4
CC4
0
3
CC3
0
2
CC2
0
1
CC1
0
0
CC0
0
引脚说明和接口等硬件
RESET
这是一个高电平有效输入,复位SAA2023
并把它纳入其默认模式, DPAP 。这种复位并
不会影响在该FIR滤波器的系数中的内容
数字均衡器。这应该被连接到系统
复位,可通过微控制器来驱动。该
复位脉冲的持续时间应该至少为15
s.
睡觉
此引脚为高电平有效输入,放SAA2023
在低功耗睡眠模式。该引脚应
要连接到的DCC休眠信号,其可以是
由微控制器来驱动。该CLK24时钟可能
停止, VREFP和VREFN投入带来
地面而SAA2023是在“睡眠”模式,以进一步
降低功耗。当从睡眠状态中恢复
模式, SLEEP引脚应采取低和
SAA2023复位。
CLK24
这是24.576MHz的时钟输入,并应
直接连接到SAA2003 (销CLK24 ) 。
子带串行接口PASC连接
对于子带串行接口的PASC的定时给出
在图5图7 。
1994年5月
12