
SED1565系列
表30
项
地址保持时间
地址建立时间
系统循环时间
数据建立时间
数据保持时间
存取时间
输出禁止时间
启用H脉冲
时间
启用L脉冲
时间
信号
A0
A0
D0到D7
符号
(V
DD
= 2.7 V至4.5 V ,TA = -40至85°C )
等级
条件
单位
民
最大
0
—
ns
0
—
ns
300
—
ns
40
—
ns
15
—
ns
C
L
= 100 pF的
—
140
ns
10
100
ns
120
—
ns
60
—
ns
60
—
ns
60
—
ns
读
写
读
写
E
E
t
AH6
t
AW6
t
CYC6
t
DS6
t
DH6
t
ACC6
t
OH6
t
EWHR
t
EWHW
t
EWLR
t
EWLW
表31
项
地址保持时间
地址建立时间
系统循环时间
数据建立时间
数据保持时间
存取时间
输出禁止时间
启用H脉冲
时间
启用L脉冲
时间
信号
A0
A0
D0到D7
符号
读
写
读
写
E
E
t
AH6
t
AW6
t
CYC6
t
DS6
t
DH6
t
ACC6
t
OH6
t
EWHR
t
EWHW
t
EWLR
t
EWLW
(V
DD
= 1.8 V至2.7 V ,TA = -40至85°C )
等级
条件
单位
民
最大
0
—
ns
0
—
ns
1000
—
ns
80
—
ns
30
—
ns
C
L
= 100 pF的
—
280
ns
10
200
ns
240
—
ns
120
—
ns
120
—
ns
120
—
ns
爱普生
8–75
SED1565
系列
* 1所述的输入信号的上升时间和下降时间(
t
r
,
t
f
)被指定为15纳秒或更小。当系统的周期时间是
速度极快, (
t
r
+
t
f
)
≤
(
t
CYC6
–
t
EWLW
–
t
EWHW
)为(
t
r
+
t
f
)
≤
(
t
CYC6
–
t
EWLR
–
t
EWHR
)被指定。
* 2 ,用20%和80 %的V中规定的所有定时
DD
作为参考。
*3
t
EWLW
和
t
EWLR
被指定为CS1之间的重叠是“L ” ( CS 2 = “H”)和E.