
S I3 03 5
引脚说明: Si3021
Si3021 ( SOIC )
MCLK
FSYNC
SCLK
V
D
SDO
SDI
FC / RGDT
RESET
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
OFHK
RGDT / FSD
M0
V
A
GND
C1A
M1
AOUT
SDO
SDI
FC / RGDT
RESET
AOUT
M1
C1A
GND
Si3021 ( TSSOP )
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
V
D
SCLK
FSYNC
MCLK
OFHK
RGDT / FSD
M0
V
A
表21. Si3021引脚说明
SOIC
针#
1
TSSOP
针#
13
引脚名称
MCLK
描述
主时钟输入。
高速主时钟输入。由系统晶体通常供给
时钟或调制解调器/ DSP 。
帧同步输出。
是,用于指示开始和停止数据的成帧信号
通信/数据帧。
串行端口位时钟输出。
控制对SDO串行数据锁存SDI数据。
数字供电电压。
提供的数字电源电压对Si3021 ,名义上采用5 V或
3.3 V.
串行端口数据输出。
由该Si3021到调制解调器/ DSP提供串行通信的数据。
串口数据输入。
一个由调制解调器/ DSP所产生的串行通信和控制数据
并作为一个输入到Si3021 。
二次传输请求输入/振铃检测输出。
一个可选的信号,以指示Si3021该控制数据被请求
在二次帧。当菊花链使能时,此引脚变为
环检测输出。产生振铃信号的有源低整流的版本。
复位输入。
有源低输入,用于复位所有控制寄存器来定义的, ini-
tialized状态。也用于使Si3034退出睡眠模式。
模拟扬声器输出。
提供一个模拟输出信号,用于驱动一个呼叫进程的扬声器。
2
14
FSYNC
3
15
SCLK
4
16
V
D
5
1
SDO
6
2
SDI
7
3
FC / RGDT
8
4
RESET
9
5
AOUT
46
修订版1.2