
SL74HC595
功能表
输入
手术
复位串行移位锁存器输出
输入时钟时钟使能
A
L
X
X
L,H,
L
移
注册
目录
L
得到的函数
LATCH
注册
目录
U
串行
产量
SQ
H
L
并行
输出
Q
A
-Q
H
U
复位移位寄存器
将数据移入移位
注册
移位寄存器遗体
不变
发送移位寄存器
内容锁存
注册
锁存器遗骸
不变
启用并行
输出
力输出到
高阻抗状态
H
H
H
D
X
X
L,H,
L,H,
L,H,
L,H,
L
L
L
SR
A
SR
N
SR
N+1
U
U
U
U
SR
N
LR
N
SR
G
SR
H
U
U
U
U
SR
N
X
X
X
X
X
X
X
X
X
L,H,
X
X
L
L
H
*
*
*
U
**
**
*
*
*
U
启用
Z
SR =移位寄存器的内容
LR =锁存寄存器的内容
D =数据( L,H)的逻辑电平
U =不变
X =无关
Z =高阻抗
* =取决于复位和移位时钟输入
** =取决于锁存时钟输入
引脚说明
输入:
A
- 串行数据输入。在这个引脚上的数据转移
入8位的串行移位寄存器。
控制输入:
移位时钟
- 移位寄存器时钟输入。一个低到
在此输入高电平的跳变会导致在数据
串行输入引脚被移入8
位的移位
注册。
RESET
- 低电平有效,异步,移位寄存器
复位输入。在这个引脚上的低电平复位移位
注册仅此装置的一部分。 8位锁存器
不受影响。
锁存时钟
- 存储锁存时钟输入。一个低到
在此输入高电平的跳变锁存移位
寄存器的数据。
OUTPUT ENABLE
- 低电平有效输出使能。低
在这个输入允许从锁存器中的数据
bepresented在输出端。高在此输入
强制输出(Q
A
-Q
H
)进入高阻抗
状态。串行输出不受此
控制单元。
输出:
Q
A
-Q
H
- 求反,三态,锁存器输出。
SQ
H
- Voninverted ,串行数据输出。这是
输出的8位的移位寄存器的第八阶段的。
该输出没有三态功能。
SLS
系统逻辑
半导体