
STLC1502
定义了外部存储装置的数据宽度:
00 - 字节( 8位)的
01 - 半字(16位)
10 - 字( 32位)
DATALAT :数据延迟
定义的内存时钟周期的内存的开始之间的数读访问和第一
有效的数据。
该DATALAT值是0和3之间有效。
SETUPTIME :建立时间
定义存储驱动程序花费在解码前状态的内存时钟周期数
访问外部存储器。
该SETUPTIME值是0到7之间有效。
IDLETIME :空闲时间
定义最短时间的记忆驾驶员必须花费在空闲状态下的内存
访问。
该值定义存储器时钟周期数。
该IDLETIME值是0到7之间有效。
SDRAMCOL : SDRAM列宽定义
指定SDRAM的列地址宽度:
00 - 8位
01 - 9位
10 - 10位
11 - 保留
6.3.1.2 SDRAM配置寄存器
这些寄存器只能写。写访问高位寄存器将启动SDRAM的配置周期,
在此期间,写入到寄存器中的值将被置位的存储器总线上的一个时钟周期。
低SDRAM配置寄存器
15
14
13
12
11
10
9
8
7
6
MIAB
5
4
3
2
1
0
版权所有
MIAB :存储器接口地址总线
高SDRAM配置寄存器
15
14
13
12
11
10
9
8
7
6
5
4
3
2
MIVE
1
MIAA
0
MISA
版权所有
19/81