添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第1034页 > TMS320VC5409A-120 > TMS320VC5409A-120 PDF资料 > TMS320VC5409A-120 PDF资料1第80页
电气规格
5.15.3
作为McBSP的SPI主模式或从时序
表5-25表5-32假设检验在推荐工作条件下(见图5-24 ,
图5-25 ,图5-26 ,图5-27 ) 。
表5-25 。作为McBSP的SPI主模式或从时序要求( CLKSTP = 10B , CLKXP = 0 )
5409A-120
5409A-160
最大
SLAVE
2 – 6P
5 + 12P
最大
ns
ns
单位
TSU ( BDRV - BCKXL )
建立时间, BDR BCLKX低前有效
12
日( BCKXL - BDRV )
保持时间, BDR BCLKX低后有效
4
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
P = 0.5 *处理器时钟
表5-26 。作为McBSP的SPI主模式或从开关特性( CLKSTP = 10B , CLKXP = 0 )
5409A-120
5409A-160
参数
MASTER§
日( BCKXL - BFXL )
TD ( BFXL - BCKXH )
TD ( BCKXH - BDXV )
TDIS ( BCKXL - BDXHZ )
TDIS ( BFXH - BDXHZ )
保持时间, BCLKX low§后低BFSX
延迟时间, BFSX低到高BCLKX #
延迟时间, BCLKX高BDX有效
禁止时间,之后从最后一个数据位BDX高阻抗
BCLKX低
禁止时间,之后从最后一个数据位BDX高阻抗
BFSX高
T–3
C–4
–4
C–2
最大
T+4
C+3
5 6P + 2
C+3
2P– 4
6P + 17
10P + 17
SLAVE
最大
ns
ns
ns
ns
ns
单位
TD ( BFXL - BDXV )
延迟时间, BFSX低到BDX有效
4P+ 2
8P + 17
ns
对于所有SPI从机模式, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/2。
P = 0.5 *处理器时钟
§ T = BCLKX周期= ( 1 + CLKGDV ) * 2P
C = BCLKX低脉冲宽度= T / 2时, CLKGDV是奇数或零和= ( CLKGDV / 2 ) * 2P时CLKGDV是偶数
§ FSRP = FSXP = 1。作为SPI主, BFSX反转为低电平有效从使能输出。作为一个奴隶,在BFSX低电平有效信号输入
和BFSR被内部使用之前反转。
CLKXM = FSXM = 1 , CLKRM = FSRM = 0,主多通道缓冲串口
CLKXM = CLKRM = FSXM = FSRM = 0为奴隶的McBSP
# BFSX应该低前时钟的上升沿,使从属设备,然后开始在主时钟的上升沿SPI传输
( BCLKX ) 。
最低位
BCLKX
日( BCKXL - BFXL )
BFSX
TDIS ( BFXH - BDXHZ )
TDIS ( BCKXL - BDXHZ )
BDX
位0
TSU ( BDRV - BCLXL )
BDR
位0
Bit(n-1)
TD ( BFXL - BDXV )
TD ( BCKXH - BDXV )
Bit(n-1)
(n-2)
日( BCKXL - BDRV )
(n-2)
(n-3)
(n-4)
(n-3)
(n-4)
TD ( BFXL - BCKXH )
最高位
图5-24 。 McBSP的时序SPI Master或Slave : CLKSTP = 10B , CLKXP = 0
2000年11月 - 修订2002年7月
SPRS140D
71

深圳市碧威特网络技术有限公司