位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第731页 > TMX320C6413ZTSA500 > TMX320C6413ZTSA500 PDF资料 > TMX320C6413ZTSA500 PDF资料1第131页

多通道缓冲串行端口( McBSP的)时间
表7-35 。时机的McBSP作为SPI Master或Slave要求:
CLKSTP = 11B , CLKXP = 1
(见图7-41 )
400
500
主
民
4
5
NO
号
SLAVE
民
2
12P
5 + 24P
最大
单位
最大
t
SU( DRV- CKXH )
t
H( CKXH - DRV )
建立时间, DR前CLKX高有效
保持时间, DR后CLKX高有效
12
4
ns
ns
P = 1 / CPU时钟频率纳秒。例如,在500 MHz的运行部件时,使用P = 2纳秒。
对于所有SPI从模式下, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/4 。
表7-36 。开关特性在推荐工作条件的McBSP作为
SPI Master或Slave : CLKSTP = 11B , CLKXP = 1
(见图7-41 )
400
500
主
§
民
1
2
3
6
7
NO
号
参数
SLAVE
民
最大
单位
最大
H+3
T+1
4
4
L+4
t
H( CKXH - FXL )
t
D( FXL - CKXL )
t
D( CKXH - DXV )
t
DIS ( CKXH - DXHZ )
t
D( FXL - DXV )
保持时间,后CLKX FSX高低
延迟时间, FSX低到CLKX低
#
延迟时间, CLKX高到DX有效。
禁止时间,之后从最后一个数据位DX高阻抗
CLKX高
延迟时间, FSX低到DX有效。
H
2
T
2
2
2
L
2
ns
ns
12P + 2.8
12P + 3
8P + 2
20P + 17
20P + 17
16P + 17
ns
ns
ns
P = 1 / CPU时钟频率纳秒。例如,在500 MHz的运行部件时,使用P = 2纳秒。
对于所有SPI从模式下, CLKG通过设置CLKSM = CLKGDV = 1编程为CPU时钟的1/4 。
§
S =采样率发生器输入时钟= 4P如果CLKSM = 1 ( P = 1 / CPU时钟频率)
=采样率发生器输入时钟= P_clks如果CLKSM = 0 ( P_clks = CLKS期)
T = CLKX周期= ( 1 + CLKGDV ) * S
H = CLKX高脉冲宽度=( CLKGDV / 2 + 1) * S如果CLKGDV是偶数
= ( CLKGDV + 1 ) / 2 * S如果CLKGDV是奇数或零
L = CLKX低脉冲宽度= ( CLKGDV / 2 ) * S如果CLKGDV是偶数
= ( CLKGDV + 1 ) / 2 * S如果CLKGDV是奇数或零
FSRP = FSXP = 1。作为SPI主, FSX反转为低电平有效从使能输出。作为一个奴隶,在上FSX低电平有效的信号输入
和FSR的内部使用之前反转。
CLKXM = FSXM = 1 , CLKRM = FSRM = 0,主多通道缓冲串口
CLKXM = CLKRM = FSXM = FSRM = 0为奴隶的McBSP
#
FSX应该低前时钟的上升沿,使从属设备,然后开始在主时钟的上升沿SPI传输
( CLKX ) 。
CLKX
1
FSX
6
DX
DR
位0
4
位0
Bit(n-1)
7
Bit(n-1)
3
(n-2)
5
(n-2)
(n-3)
(n-4)
(n-3)
(n-4)
2
图7-41 。 McBSP的时序SPI Master或Slave : CLKSTP = 11B , CLKXP = 1
2004年4月
修订后的2005年5月
SPRS247E
131