添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符T型号页 > 首字符T的型号第865页 > TSC2100IRHBR > TSC2100IRHBR PDF资料 > TSC2100IRHBR PDF资料1第27页
TSC2100
www.ti.com
SLAS378- 2003年11月
音频数据转换
该TSC2100具有立体声音频DAC和单声道音频ADC。这两个ADC和DAC可以最多运行
抽检的53 kHz的速率,并支持8千赫, 11.025千赫, 12kHz的, 16kHz的, 22.05千赫, 24千赫所有音频标准费率,
32kHz时, 44.1千赫和48千赫。通过利用灵活的时钟产生能力和内部可编程插值,
各种各样的采样频率可达53千赫的可以从许多可能的MCLK输入端而获得。此外, DAC和
ADC可以在独立的控制寄存器指示REG- 00H /第2页不同的采样速率运行。
当ADC或DAC,运行时, TSC2100需要施加的音频MCLK输入。用户还应该设置
BIT -D13 / REG- 06H / Page2中,以指示哪个Fsref率正在被使用。如果该编解码器ADC或DAC被加电,则该
触摸屏ADC使用MCLK和BCLK其内部时钟,内部振荡器断电以节省电力。
典型的音频DAC可从出的带外噪声性能较差时,在低的采样速率,如操作遭受
8 kHz或11.025 kHz的。该TSC2100具有可编程插补电路,以提供更好的音频性能
在这样低的采样速率,由第一上采样低速率数据以较高的速率,过滤,以减少可听图像,然后
在将数据传递到内部DAC ,这实际上是在Fsref速率操作。这种可编程插值
采用BIT - D5 - D3 / REG - 00H / 2页确定。
例如,如果需要再现的11.025 kHz的数据,为TSC2100可以被配置为使得Fsref = 44.1千赫。然后
使用BIT -D5 -D3 / REG- 00H / Page2中,DAC的采样率(FS ),可设定为Fsref / 4 ,或Fs的= 11.025千赫。在操作中,
在接收到11.025 kHz的数字输入数据的TSC2100 ,采样到44.1 kHz和过滤的图像。它是那么
提供给音频DAC工作在44.1KHz上进行播放。在现实中,音频DAC进一步上采样的44.1千赫
转换到由之前的128×比例数据,并进行广泛的插值滤波和处理这些数据
立体声模拟输出信号。
PLL
该TSC2100具有一个片上PLL来生成各种所需的内部ADC和DAC的时钟运作
在系统中可用的时钟。该PLL支持的MCLK不同,从2 MHz至50 MHz和是可编程的寄存器
让一代需要的采样率与优良的精度。
ADC和DAC的采样率是由下式给出
DAC_FS = Fsref / N1和ADC_FS = Fsref / N2
其中, Fsref必须39千赫和53千赫,和N1,N2 = 1时, 1.5 ,2,3 ,4,5 ,5.5 , 6之间落下被寄存器可编程的。
该PLL可以启用或使用寄存器编程禁用。
D
当PLL被禁用
Fsref
+
MCLK
128 Q
Q = 2, 3…17
注:对于ADC ,具有N2 = 1.5或5.5 ,不允许Q的奇数值。
在这种模式下, MCLK能以最高50 MHz和Fsref应落在32千赫至53千赫。
D
当PLL被启用
Fsref
+
MCLK
2048
K
P
P = 1, 2, 3,
…,
8
K = J.D
J = 1, 2, 3,
….,64
D = 0, 1, 2,
…,
9999
P ,J和D是寄存器可编程的,其中J是在小数点之前的K的整数部分,而D是4位数的小数
钾的小数点,包括滞后零后的部分。
示例:
如果K = 8.5时,则J = 8 ,D = 5000
如果K = 7.12 ,则J = 7 ,D = 1200
如果K = 7.012 ,那么J = 7 ,D = 120
PLL由寄存器1BH和第2页的代上编程。
27

深圳市碧威特网络技术有限公司