位置:首页 > IC型号导航 > 首字符U型号页 > 首字符U的型号第269页 > UPSD3233A-24T6T > UPSD3233A-24T6T PDF资料 > UPSD3233A-24T6T PDF资料3第7页

uPSD3234A , uPSD3234BV , uPSD3233B , uPSD3233BV
概要说明
该uPSD323x系列结合了快速8051-
基于单片机具有灵活的存储器
结构,可编程逻辑,以及丰富的外设
全部擦除组合包括USB,以形成嵌入的理想
控制器。它的核心是一个工业标准的8032
MCU工作频率高达40MHz的。
JTAG串行接口用于在系统亲
编程(ISP),在短短的10秒后,完美
生产和实验室的发展。
在USB 1.1低速接口有一个控制
端点和两个中断端点适合
HID类驱动程序。
8032核心被耦合到可编程系
统的装置( PSD)的体系结构,以优化
8032的内存结构,提供了两个独立的
闪存存储器区块,可以放置在vir-
在8032的程序或数据AD- tually任何地址
装扮空间,并轻松超越分页64K字节
使用片上可编程解码逻辑。
图2.框图
uPSD323x
(3)的16位
定时器/
计数器
(2)
外
中断
8032
MCU
CORE
双闪存银行提供了一个强大的解决方案
化,通过在现场的远程产品更新
在应用编程( IAP ) 。双闪存
银行还支持EEPROM仿真, eliminat-
荷兰国际集团需要外部EEPROM芯片。
通用可编程逻辑( PLD )是IN-
cluded打造层出不穷的各种胶合逻辑,
节省了外部逻辑器件。在PLD被配置
使用的软件开发工具,被保险PSD-
软快递,可从网站:
www.st.com/psm ,
不收取任何费用。
该uPSD323x还包括主管职能
如一个可编程看门狗定时器和低
电压复位。
第一个闪存:
128K或256K字节
可编程
解码和
页面逻辑
P3.0:7
我知道了
2
第二快闪记忆体:
32K字节
SRAM :
8K字节
UART0
( 8 ) GPIO端口A
( 80引脚只)
PA0 : 7
PB0 : 7
PD1 : 2
系统总线
( 8 ) GPIO ,端口3
P1.0:7
( 8 ) GPIO ,端口1
一般
用途
可编程
LOGIC ,
16宏单元
( 8 ) GPIO ,端口B
( 2 ) GPIO ,端口D
( 4 ) GPIO ,端口C
(4) 8位ADC
PC0 : 7
UART1
JTAG ISP
8032地址/数据/控制总线
( 80引脚器件只)
主管:
看门狗和低电压复位
V
CC
, V
DD
, GND ,复位,晶体
(5) 8位PWM
MCU
公共汽车
P4.0:7
USB + ,
USBバ
( 8 ) GPIO , 4端口
USB V1.1
专用
引脚
AI10429
7/170