
产品预览
WM8750L
控制接口时序 - 2线模式
t
3
SDIN
t
4
t
6
SCLK
t
1
t
9
t
7
t
2
t
8
t
5
t
3
图5控制接口时序 - 2线串行控制模式
测试条件
DCVDD = 1.42V , DBVDD = 3.3V , DGND = 0V ,T
A
= + 25℃ ,从模式, FS = 48kHz的, MCLK = 256fs , 24位数据,除非
另有说明。
参数
符号
民
典型值
最大
单位
程序寄存器输入信息
SCLK频率
SCLK低脉冲宽度
SCLK高脉冲宽度
保持时间(启动条件)
建立时间(启动条件)
数据建立时间
SDIN , SCLK上升时间
SDIN , SCLK下降时间
建立时间(停止条件)
数据保持时间
尖峰脉冲宽度将被抑制
t
1
t
2
t
3
t
4
t
5
t
6
t
7
t
8
t
9
t
ps
0
600
900
5
0
600
1.3
600
600
100
300
300
400
千赫
ns
us
ns
ns
ns
ns
ns
ns
ns
ns
o
PP版本1.77 2003年5月
15