
XR16L2550
具有16字节FIFO低电压DUART
á
修订版1.0.0
中断使能寄存器( IER )屏蔽中断,从接收数据就绪,发射空,线路状态
和调制解调器状态寄存器。这些中断报道,在中断状态寄存器( ISR ) 。
3.3.1
IER与接收FIFO中断模式运行
当接收FIFO ( FCR BIT - 0 = 1)和接收中断( IER位0 = 1 )使能, RHR中断
(见的ISR位2和3 )的状态将反映以下内容:
A.
接收可用的中断发出到主机的数据,当FIFO达到编程
触发电平。当FIFO低于编程的触发点也将被清除。
B.
FIFO水平将反映在ISR寄存器时, FIFO触发电平为止。无论是ISR寄存器
当FIFO低于触发水平状态位和中断将被清除。
C.
接收数据就绪位( LSR- BIT - 0) ,只要一个字符被从移位寄存器传送到设置
接收FIFO 。这是复位时, FIFO为空。
3.3.2
IER与接收/发送FIFO查询模式操作
当FCR BIT - 0等于逻辑1的FIFO使能;复位的IER 0-3位使得能够在FIFO中的XR16L2550
操作轮询模式。由于接收机和发射机都在LSR中单独的位的一个或两个可以
用在轮询模式中,通过选择相应的发送或接收控制位(多个) 。
A.
LSR BIT - 0表示没有在RHR或RX FIFO中的数据。
B.
LSR- BIT -1表示发生溢出错误和在FIFO中的数据可能是无效的。
C.
LSR- BIT 2-4提供接收用于在RHR中的数据字节中遇到的数据的错误,如果有的话的类型。
D.
LSR BIT - 5表示发送FIFO为空。
E.
LSR BIT - 6表示当两个发送FIFO和TSR是空的。
F.
LSR- BIT -7表示在RX FIFO中的至少一个字符数据差错。
22