
á
修订版1.0.0
XR16L2550
具有16字节FIFO低电压DUART
引脚说明
N
AME
RTSB #
32-QFN
P
IN
#
15
44-PLCC
P
IN
#
27
48-TQFP
P
IN
#
22
T
YPE
O
D
ESCRIPTION
UART通道乙请求到发送(低电平有效)或一般
通用输出。这个输出必须置之前
使用自动RTS流控制,见EFR [6] , MCR [1],
IER [6] 。如果不使用时,将其悬空。
UART通道乙晴到发送(低电平有效)或一般
通用输入。它可用于汽车CTS流量控制,
见EFR [7]和IER [7] 。这个输入端应连接到
当不使用时的VCC 。
UART通道B数据终端就绪(低电平有效)或
通用输出。如果不使用,离开它不整合
连接的。
UART通道B的数据集就绪(低电平有效)或一般
通用输入。这个输入端应连接到VCC
当不使用。该输入具有在UART没有影响。
UART通道B载波检测(低电平有效)或一般
通用输入。这个输入端应连接到VCC
当不使用。该输入具有在UART没有影响。
UART通道B环指示器(低电平有效)或一般
通用输入。这个输入端应连接到VCC
当不使用。该输入具有在UART没有影响。
输出端口2通道B - 输出状态被定义
用户通过MCR的软件设置, [3]。
INTB设置为主动模式和OP2B #输出到一个
逻辑0时的MCR [3 ]被设置为逻辑1 ,INTB被设置为
三态模式和OP2B #为逻辑1时, MCR [ 3]
设定为逻辑0 ,该输出不应该被用作gen-
ERAL输出否则它会扰乱INTB输出功能。
如果不使用时,将其悬空。
CTSB #
16
28
23
I
DTRB #
-
38
35
O
DSRB #
-
25
20
I
国开行#
-
21
16
I
RIB #
-
26
21
I
OP2B#
-
15
9
O
的附属信号,
XTAL1
XTAL2
RESET
10
11
24
18
19
39
13
14
36
I
O
I
晶振或外部时钟输入。
晶振或缓冲时钟输出。
复位(高电平有效) - 一个超过40 ns的逻辑1的脉冲
该引脚将复位内部寄存器和所有的输出。
UART发送器输出为逻辑1举行,该
接收器输入将被忽略,输出复位期间
复位周期。
2.25V至5.5V电源供电。所有的输入都是5V的电压。
电源常见,地面。
无连接。这些引脚是开放的,但通常情况下,应
连接到GND良好的设计实践。
VCC
GND
北卡罗来纳州
26
13
9, 17
44
22
-
42
17
12, 24, 25,
37
PWR
PWR
引脚类型: I =输入, O =输出, IO =输入/输出, OD =输出开漏。
1.0产品说明
该XR16L2550 ( L2550 )提供串行异步接收数据的同步,并行到串行和
串行到并行的数据转换为发射器和接收器部分。这些功能
5