
集成
电路
系统公司
ICS8516
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-LVDS
LOCK
D
ISTRIBUTION
C
HIP
诚信。去耦电容应的物理位置
靠近电源引脚。
S
电气原理
E
XAMPLE
图4
示ICS8516的示意性例子。在这种EX-
充足时,输入由LVDS驱动器来驱动。对于LVDS缓冲器,它是
推荐以终止未使用的输出为更好的信号
ZO = 50欧姆
+
R16
100
ZO = 50欧姆
LVDS_input
U1
8516
ZO = 50欧姆
Q6
nQ6
Q7
nQ7
GND
OE1
OE2
GND
nQ8
Q8
nQ9
Q9
VDD
Q13
nQ13
Q12
nQ12
GND
VDD
Q11
nQ11
Q10
nQ10
VDD
48
47
46
45
44
43
42
41
40
39
38
37
+
R10
100
ZO = 50欧姆
LVDS_input
VDD=3.3V
-
LVDS_Driver
ZO = 50欧姆
R17
100
ZO = 50欧姆
13
14
15
16
17
18
19
20
21
22
23
24
nQ1
Q1
nQ0
Q0
GND
NCLK
CLK
GND
Q15
nQ15
Q14
nQ14
VDD
Q2
nQ2
Q3
nQ3
GND
VDD
Q4
nQ4
Q5
nQ5
VDD
12
11
10
9
8
7
6
5
4
3
2
1
-
25
26
27
28
29
30
31
32
33
34
35
36
ZO = 50欧姆
+
R1
100
ZO = 50欧姆
LVDS_input
-
(U1-1)
VDD=3.3V
(U1-6)
(U1-12)
(U1-25)
(U1-31)
(U1-36)
C1
0.1u
C2
0.1u
C3
0.1u
C4
0.1u
C5
0.1u
C6
0.1u
去耦靠近电源引脚电容
F
IGURE
4. ICS8516 LVDS B
UFFER
S
电气原理
E
XAMPLE
R
ELIABILITY
I
载文信息
T
ABLE
6.
θ
JA
VS
. A
IR
F
低
T
ABLE
为
48 L
EAD
LQFP
θ
JA
由速度(每分钟直线英尺)
单层PCB板, JEDEC标准测试板
多层PCB , JEDEC标准测试板
0
67.8°C/W
47.9°C/W
200
55.9°C/W
42.1°C/W
500
50.1°C/W
39.4°C/W
注意:
大多数现代PCB设计使用多层电路板。在第二行中的数据涉及到大多数设计。
T
RANSISTOR
C
'mount
晶体管数量为ICS8516为: 1821
8516FY
www.icst.com/products/hiperclocks.html
10
REV 。一2004年7月30日