
CDB5505/6/7/8
CS5505/6/7/8
A0
CS
CONV
CAL
XIN
XOUT
M / SLP
BU / UP
AIN1+
AIN2+/NC
AIN-
AIN3+
1
2/1
CS5505 / 6月24日
A1
DRDY
SDATA
SCLK
VD +
DGND
VA-
VA +
VREFOUT
VREF-
VREF +
AIN4+
20/23
CS5507/8
19/22
3/2
4/3
5/4
6/5
7/6
8/7
9/8
10/9
11/10
12
18/21
17/20
16/19
15/18
14/17
13/16
12/15
11/14
13
图2. CS5505 / 6和CS5507 / 8引脚布局
为A0和A1 (见表1) 。一旦A0和A1
被选择时, CONV开关( S2-3 )必须
接通(闭合),然后打开,以使
CONV信号变为低到高。这
锁存A0和A1通道选择到
转换器。随着CONV高( S2-3打开)
转换器将连续转换。
图3和图4示出了评估电路板
布局,而图5示出了该组件
评估板布局(丝网印刷) 。
36
DS59DB2
DS59DB3