
CS5451A
96个SCLK
SCLK
...
...
15 14 13 12 11 10 9
8
7
6
5
4
3
2
1
0 15 14 13 12 11 10 9
8
7
6 5
4
3
2
1
0 15 14
...
...
... 3
2
1
0
FSO
SDO
[未定义]
信道1 (V)的
信道1 (I)中
...
...
[未定义]
CH 。 2 ( V) ...通道。 2 ( I) ...通道。 3 ( V) ...通道。图3( I)中
图4.特写一个数据帧
接口(每个A / D转换后)。注意:
SCLK处于非活动状态时FSO高。
对于FSO落在后96个SCLK周期, SCLK为AC-
略去和SDO产生有效的输出。六个通道
16位数据输出, MSB优先。电压和
电流测定值被输出(按该顺序),用于
三个阶段。 SCLK将被保持为低电平,直到
下一个采样周期。
硬件复位启动时, RESET引脚
被拉低为50 ns的最小脉冲宽度。
3.6
模拟输入
3.5
系统初始化
在CS5451A的模拟输入端电压双极
年龄输入:三个电压通道输入VIN ( 1-3)
和三个电流通道的输入IIN ( 1-3) 。该
CS5451A可容纳的满量程
80毫伏
P-P
或1 6V
P-P
在电流通道和
1.6 V
P-P
在电压通道。
当功率为CS5451A应用中,芯片
使用RESET的复位状态必须保持
输入。
3.7
参考电压
该CS5451A的操作与1.2规定
之间的VREFIN和AGND引脚V基准电压源。
该转换器包括一个内部1.2 V基准电压源
SCLK
96个SCLK
FSO
每个数据段
是16位长。
SDO
通道1 V
通道1 I
通道2 V
通道3我
频道3 V
通道2我
图3.串口数据传输
DS635PP1
11