位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第1508页 > CS4811GTR-01 > CS4811GTR-01 PDF资料 > CS4811GTR-01 PDF资料2第15页

CS4811
礼服字节。从机地址由4个最
设定为1010显著比特,以下3位cor-
响应于所述设备的选择位,A2, A1和A0
集到000和最后位(R /
W
)设置为0以下
0x0000到这一点,一个2字节的EEPROM的起始地址
发送到EEPROM中。 2字节的EEPROM的
起始地址仅使用最低的13位,并
确立最高的3位到零。开始阅读
从EEPROM中, CS4811发送另一个开始
条件后再读序言。读
前导码是相同的写前导除
对于R的状态/
W
位。该CS4811然后自动
matically钟表出来的EE-连续字节
PROM ,直到最后一个字节被接收。这些
字节包括初始化和配置数据
对于与应用程序一起固件的设备
代码。的最后一个字节之后, CS4811启动停止
状态并开始执行程序。在这
点,串行控制端口变为无效,
不能被访问。
3.6
复位
整个芯片的复位只能通过断言来实现
RST引脚。与RST断言,芯片进入
低功率模式,在此期间控制端口,
编解码器和音频处理器被复位,所有寄存器
返回到它们的默认值和DAC
输出静音。 RST引脚应置
在上电期间,直到电源有
达到稳定状态。
如果电源电压低于4伏时, CO-
DEC复位, DAC输出处于静音状态,在
音频处理器自动执行软重
设置的。
当从一个编解码器复位,音频Proces-退出
感器重新启动应用程序的代码和编解码器
执行下列步骤:
该编解码器重新同步。
DAC输出静音。
0
1
2
3
4
5
6
7
8
9
10
16 17 18 19
25 26 27 28 29 30 31 32 33 34 35 36 37
SCL
芯片地址(写)
内存地址
0
0
0
0
0
0
1
芯片地址(READ )
0
1
0
A
2
A
1
A
0
1
数据
7
0
DATA + N
7
0
SDA
开始
1
0
1
0
A
2
A
1
A
0
0
确认
确认
确认
开始
确认
NO
ACK STOP
图10.控制端口时序,我
2
C中间模式自启动
DS486PP2
15